ID Artikel: 000080868 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 09/04/2019

Mengapa Ethernet Latensi Rendah 10G MAC Intel® FPGA IP gagal untuk memperkenalkan kembali Manajer Plug-In MegaWizard setelah IP dihasilkan?

Lingkungan

  • Intel® Quartus® Prime Edisi Standard
  • Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Karena penggantian nama IP dengan perangkat lunak Intel® Quartus® Prime versi 18.0 dan 18.1, Ethernet Latensi Rendah 10G MAC Intel® FPGA IP dapat dihasilkan dengan sukses tetapi gagal dibuka kembali di GUI Manajer Plug-In MegaWizard setelah generasi IP.

    Resolusi

    Ganti nama IP "Low Latency Ethernet 10G MAC" dengan "Low Latency Ethernet 10G MAC Intel FPGA IP" untuk versi v18.0 dan v18.1 pada file alt_em10g32_wizard.lst yang terletak di jalur ini:

    \ip\altera\ethernet\alt_em10g32\MAC\alt_em10g32_wizard.lst

    Contoh:

    Ethernet Latensi Rendah 10G MAC v18.0 --> Ethernet Latensi Rendah 10G MAC Intel FPGA IP v18.0

    Ethernet Latensi Rendah 10G MAC v18.1 --> Ethernet Latensi Rendah 10G MAC Intel FPGA IP v18.1

     

    Masalah ini telah diperbaiki dimulai dengan Intel® Quartus® Prime Std 19.1.

    Produk Terkait

    Artikel ini berlaku untuk 2 produk

    Stratix® V FPGA
    Arria® V FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.