ID Artikel: 000080940 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Mengapa latensi akses antarmuka CSR UniPHY meningkat dalam versi IP 11.0 dan yang lebih baru dibandingkan dengan IP versi 10.1?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi Peningkatan akses diharapkan pada versi IP 11.0 dan yang lebih baru karena perubahan arsitektur Konfigurasi dan Daftar Status (CSR). Sebelum versi 11.0, antarmuka Avalon-MM dari kontroler terkena PHY, tetapi pada versi 11.0 dan yang lebih baru, Avalon-MM bridge dan fabric merlin digunakan untuk mengekspor antarmuka Avalon-MM bersama dengan PHY CSR.
    Resolusi

     

    Produk Terkait

    Artikel ini berlaku untuk 3 produk

    Stratix® IV GX FPGA
    Stratix® III FPGA
    Stratix® IV E FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.