ID Artikel: 000080960 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 15/02/2017

Galat Internal: Sub-sistem: FIOMGR, File: /quartus/fitter/fiomgr/fiomgr_io_manager_impl.cpp, Baris: 7695

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah dalam Intel® Quartus® Prime Edisi Perangkat Lunak Edisi Standar versi 16.1.2 dan sebelumnya, Anda mungkin melihat galat internal ini selama kompilasi yang lebih bugar. Masalah ini terjadi ketika Anda memiliki tegangan yang salah yang diatur untuk standar IO perangkat dalam .qsf (berkas pengaturan quartus).

    Resolusi

    Untuk mengatasi masalah ini, ubah batasan berikut pada .qsf Anda ke tegangan yang benar:

    STRATIX_DEVICE_IO_STANDARD -nama set_global_assignment "1,8 V"

    Produk Terkait

    Artikel ini berlaku untuk 3 produk

    Cyclone® V FPGA dan SoC FPGA
    Stratix® V FPGA
    Arria® V FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.