ID Artikel: 000081058 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 18/05/2015

Kesalahan: top.pcie_sv_hip_avmm_0: "Alokasi kredit buffer RX - kinerja untuk permintaan yang diterima" (rxbuffer_rxreq_hwtcl) "Tinggi" di luar jangkauan: "Minimum", "Rendah", "Seimbang"

Lingkungan

    Intel® Quartus® II Edisi Berlangganan
    Avalon-MM Arria® V Hard IP untuk PCI Express* Intel® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Masalah Kritis

Deskripsi

Kesalahan di atas akan terlihat saat meningkatkan Hard IP Avalon-MM untuk PCI®Express dari versi Quartus® II yang lebih lama ke v14.0 dan yang lebih baru jika "alokasi kredit buffer RX" diatur ke 'Tinggi' atau 'Maksimum'?

Untuk Hard IP Avalon-MM untuk PCI Express di Quartus II v14.0 dan versi yang lebih baru, pengaturan 'Tinggi' dan 'Maksimum' dari 'Alokasi Kredit Rx Buffer' tidak lagi tersedia.

Resolusi

Pilih 'Seimbang', yang paling dekat dengan setelan sebelumnya.

Produk Terkait

Artikel ini berlaku untuk 7 produk

Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Arria® V GX FPGA
Arria® V GZ FPGA
Arria® V GT FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.