ID Artikel: 000081234 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Apa sumber daya untuk pin I/O diferensial dan diferensial semu pada perangkat IV Stratix III dan Stratix?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Saat menggunakan standar diferensial pada pin input clock khusus di bank atas dan bawah di perangkat STRATIX® III dan Stratix IV, pin ini didukung oleh catu daya clock diferensial VCC_CLKIN, yang harus terhubung ke 2,5 V. VCC_CLKIN independen dari VCCIO dan VCCPD.

Saat menggunakan input diferensial di bank atas dan bawah, buffer input didukung oleh VCCPD, yang harus dihubungkan ke 2,5V.

Saat menggunakan keluaran diferensial di bank atas dan bawah, buffer output didukung oleh VCCIO, yang harus dihubungkan ke 2,5V.

Saat menggunakan input diferensial di bank samping, buffer input didukung oleh VCCPD, yang harus dihubungkan ke 2,5V.

Saat menggunakan keluaran diferensial di bank samping, buffer output didukung oleh VCCIO, yang harus dihubungkan ke 2,5V.

Produk Terkait

Artikel ini berlaku untuk 4 produk

Stratix® III FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® IV E FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.