Saat menggunakan standar diferensial pada pin input clock khusus di bank atas dan bawah di perangkat STRATIX® III dan Stratix IV, pin ini didukung oleh catu daya clock diferensial VCC_CLKIN, yang harus terhubung ke 2,5 V. VCC_CLKIN independen dari VCCIO dan VCCPD.
Saat menggunakan input diferensial di bank atas dan bawah, buffer input didukung oleh VCCPD, yang harus dihubungkan ke 2,5V.
Saat menggunakan keluaran diferensial di bank atas dan bawah, buffer output didukung oleh VCCIO, yang harus dihubungkan ke 2,5V.
Saat menggunakan input diferensial di bank samping, buffer input didukung oleh VCCPD, yang harus dihubungkan ke 2,5V.
Saat menggunakan keluaran diferensial di bank samping, buffer output didukung oleh VCCIO, yang harus dihubungkan ke 2,5V.