ID Artikel: 000081630 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 01/04/2013

Galat Internal: Sub-sistem: B2T, File: /quartus/tsm/b2t/b2t_m20k_atom_translator.cpp, Baris: 1912

Lingkungan

    Intel® Quartus® II Edisi Berlangganan
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi Karena masalah dalam perangkat lunak Quartus® II versi 11.1 SP1, galat ini mungkin terlihat pada desain Stratix® V yang menggunakan blok memori M20K dengan fitur Error Correction Coding (ECC) jika lebar data tidak sama dengan 32. Blok memori M20K hanya mendukung fitur ECC ketika lebar data adalah 32. Manajer Plug-in MegaWizard™ salah memungkinkan lebar data selain 32 untuk dipilih saat fitur ECC diaktifkan.
Resolusi

Untuk menghindari masalah ini, ubah lebar data blok memori M20K yang menggunakan fitur ECC ke 32 atau menonaktifkan fitur ECC.

Masalah ini telah diperbaiki dimulai dengan perangkat lunak Quartus II versi 12.0.

Produk Terkait

Artikel ini berlaku untuk 4 produk

Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA

1

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.