Karena masalah dalam perangkat lunak Quartus® II versi 13.1, Anda akan melihat pesan galat ini saat menetapkan input diferensial atau pin dwiarah di bank di mana VCCIO kurang dari 2,5 V.
Contoh pesan galat lengkap ditunjukkan di bawah ini:
Galat (11924): Bank \'8D\' memiliki pengaturan VCCIO yang bertentangan
Galat (11928): \'pin_name\' dengan I/O standar Diferensial 1.5-V SSTL Kelas I, dibatasi untuk berada di dalam bank \'8D\'
Info (11929): \'1.5V\' adalah nilai VCCIO yang valid
Galat (11928): \'pin_name\' dengan LVDS standar I/O, dibatasi untuk berada di dalam bank \'8D\'
Info (11929): \'2.5V\' adalah nilai VCCIO yang valid
Galat (11802): Tidak dapat menyesuaikan desain di perangkat
Patch tersedia untuk memperbaiki masalah ini untuk perangkat lunak Quartus® II versi 13.1. Unduh dan instal patch 0.07 dari tautan berikut ini.
Unduh perangkat lunak Quartus II versi 13.1 Patch 0.07 untuk Windows
Unduh perangkat lunak Quartus II versi 13.1 Patch 0.07 untuk Linux
Readme untuk perangkat lunak Quartus II versi 13.1 Patch 0.07