ID Artikel: 000082083 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 10/02/2015

Dapatkah Kit Peralatan Debug Quartus II EMIF digunakan untuk melakukan debug Arria 10 HPS EMIF IP?

Lingkungan

    Intel® Quartus® II Edisi Berlangganan
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Versi 14.1 dari Buku Panduan Antarmuka Memori Eksternal menyatakan di bagian Volume 2 Bab 3: Catatan Tambahan Tentang Parameterisasi Arria 10 EMIF IP untuk HPS, yang the EMIF Debug Toolkit tidak didukung.

Resolusi

Dukungan untuk debugging Arria 10 HPS EMIF IP dengan Kit Peralatan Debug Quartus® II EMIF direncanakan untuk rilis perangkat lunak Quartus II di masa depan.

Sebelum tersedia, pendekatan yang disarankan untuk melakukan debug antarmuka HPS EMIF adalah:

  • Buat contoh proyek desain untuk antarmuka FPGA EMIF yang setara dengan pinout yang sama.
  • Gunakan Kit Peralatan Debug Quartus II EMIF untuk debug antarmuka.
  • Jika antarmuka melewati kalibrasi tetapi masih tidak berfungsi dengan HPS, fokus debug pada operasi HPS dan konektivitasnya ke FPGA IP EMIF keras.

Produk Terkait

Artikel ini berlaku untuk 1 produk

Intel® Arria® 10 SX SoC FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.