ID Artikel: 000082265 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 02/09/2012

Mengapa simulasi DDR2 High Performance (HP) Controller tidak menunjukkan 400ns penundaan dari CKE yang melakukan perintah high to first Precharge (PCH) bahkan ketika saya telah menentukan waktu tINIT 200us?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Simulasi DDR2 HP Controller tidak menunjukkan 200us waktu tINIT serta 400ns penundaan dari CKE akan tinggi ke perintah PCH pertama bahkan ketika Anda telah menentukan waktu tINIT 200us jika Anda telah memilih "Kalibrasi Cepat" untuk "Opsi Simulasi Kalibrasi Otomatis" di IP Megawizard dari DDR2 HP Controller. Ini hanya perilaku simulasi dan tidak akan muncul di perangkat keras.

Anda harus memilih "Kalibrasi Penuh (waktu simulasi yang lama)" Jika Anda ingin menunggu 400ns dalam simulasi juga.

Produk Terkait

Artikel ini berlaku untuk 6 produk

Stratix® II GX FPGA
Stratix® II FPGA
Stratix® IV GX FPGA
Stratix® III FPGA
Stratix® IV GT FPGA
Stratix® IV E FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.