ID Artikel: 000082480 Jenis Konten: Informasi & Dokumentasi Produk Terakhir Ditinjau: 27/08/2013

Bagaimana cara membuat penetapan lokasi untuk PLL fraksional di perangkat Stratix® V?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Anda dapat membuat penetapan lokasi untuk PLL fraksional di perangkat Stratix® V dalam perangkat lunak Quartus® II dengan menggunakan Editor Penugasan dan melakukan langkah-langkah berikut:

  1. Di Editor Penugasan, atur Kategori ke "Lokasi".
  2. Pada kolom "Kepada", pilih instans PLL menggunakan pencari node.  Sangat membantu untuk mempersempit pencarian dengan memilih *.gpll* sebagai filter.
  3. Pada kolom "Nama Penugasan", pilih "Lokasi".
  4. Klik dua kali pada kolom "Nilai" dan pilih "Fractional PLL" sebagai "Elemen" dari daftar tarik-turun.  Ini akan memungkinkan Anda untuk menentukan lokasi X, Y, dan N yang valid dari daftar tarik-turun.
  5. Tambahkan "~FRACTIONAL_PLL" ke penetapan instans PLL untuk menetapkan lokasi PLL dengan benar.

Misalnya, nama node di kolom "Ke" harus terlihat mirip dengan berikut:

altpll0:inst|altpll0_0002:altpll0_inst|altera_pll:altera_pll_i|general[0].gpll~FRACTIONAL_PLL

Contoh pengaturan .qsf adalah:

set_location_assignment FRACTIONALPLL_X0_Y122_N0 -to " altpll0:inst|altpll0_0002:altpll0_inst|altera_pll:altera_pll_i|general[0].gpll~FRACTIONAL_PLL"

Resolusi

Tidak

Produk Terkait

Artikel ini berlaku untuk 1 produk

Stratix® V GX FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.