Temukan lokasi < variasi Qsys Anda>/altera_pcie_a10_hip_150/synth/< variasi Anda>_alterapcie_a10_hip_150_****.v file (di mana **** adalah rangkaian karakter yang dihasilkan secara acak) dan buat perubahan berikut:
Pada baris 2026 tambahkan sinkronisasi reset ini:
//=================================
Set ulang sinkronisasi
//=================================
menghasilkan dimulai: g_rst_sync
jika (interface_type_integer_hwtcl == 1) || (include_sriov_hwtcl == 1)) mulai: g_syncrstn_avmm_sriov
Set ulang sinkronisasi
altpcie_reset_delay_sync #(
. ACTIVE_RESET (0),
. WIDTH_RST (10),
. NAMA NODE ("app_rstn_altpcie_reset_delay_sync_altpcie_a10_hip_hwtcl"),
. LOCK_TIME_CNT_WIDTH (1)
) app_rstn_altpcie_reset_delay_sync_altpcie_a10_hip_hwtcl (
.clk (coreclkout_hip),
.async_rst (~reset_status),
.sync_rst (app_rstn[9:0])
);
Akhir
Akhir
endgenerasi
Pada baris 4378, hapus sinkronisasi reset ini
Set ulang sinkronisasi
altpcie_reset_delay_sync #(
. ACTIVE_RESET (0),
. WIDTH_RST (10),
. NAMA NODE ("app_rstn_altpcie_reset_delay_sync_altpcie_a10_hip_hwtcl"),
. LOCK_TIME_CNT_WIDTH (1)
) app_rstn_altpcie_reset_delay_sync_altpcie_a10_hip_hwtcl (
.clk (coreclkout_hip),
.async_rst (~reset_status),
.sync_rst (app_rstn[9:0])
);
Pada baris 4612 ubah baris ini:
.power_on_reset_n (perstn_pin
untuk ini:
.power_on_reset_n (app_rstn[0]
Masalah ini dijadwalkan akan diperbaiki dalam rilis perangkat lunak Quartus® II di masa mendatang