Karena masalah dengan perangkat lunak Quartus® II versi 14.0 dan yang lebih baru, sistem Qsys yang mencakup prosesor Nios II Gen2 gagal menghasilkan model simulasi dan testbench VHDL.
Untuk mengatasi masalah ini, hasilkan model simulasi dan testbench dalam HDL Verilog.
Masalah ini telah diperbaiki dimulai dengan versi 15.0 dari perangkat lunak Quartus II.