ID Artikel: 000083745 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 13/08/2012

Mengapa perangkat lunak Quartus® II menerapkan Cyclone® perbaikan masalah pembacaan blok memori III M9K pada instans memori yang tidak dilaporkan sebagai rentan terhadap bit error saat menerapkan PENGATURAN pengaturan pas global RAM Bit Fit...

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT

Masalah Kritis

Deskripsi

Selama kompilasi, perangkat lunak Quartus® II akan menganalisis setiap instans memori dan mengimplementasikannya di blok M9K dengan lebar data terluas yang dapat menyesuaikan kedalaman memori tersebut untuk performa optimal. Jika pengaturan Pemesanan Bit RAM telah diterapkan secara global ke desain, hal ini dapat mengakibatkan perbaikan diterapkan pada contoh memori lebar data sempit yang tidak rentan terhadap masalah baca blok memori M9K.
 
Misalnya, untuk instans memori logis yang berukuran dual-clock dan 128x8, konfigurasi M9K terluas yang dapat mengakomodasi memori tersebut adalah mode 256x36.  Perangkat lunak Quartus II dapat memilih implementasi tersebut dan selanjutnya menerapkan perbaikan pada instans memori tersebut.  Instans memori yang diterapkan dengan cara ini tidak akan rentan terhadap masalah baca blok memori M9K karena, meskipun M9K dikonfigurasi dalam mode x36 dalam hal ini, jumlah bit switching (agresor) jauh lebih sedikit.
 
Oleh karena itu, Skrip untuk menganalisis kerentanan baca blok Cyclone III M9K (.tcl) tidak akan melaporkan memori ini sebagai rentan, dan perilaku ini diharapkan.

Resolusi

Anda harus merujuk ke file yang dihasilkan oleh skrip tcl untuk penilaian akurat tentang instans memori mana yang rentan terhadap masalah baca M9K.

Jika desain Anda memiliki sumber daya M9K yang memadai, Anda dapat mengabaikan perilaku ini saat menerapkan pengaturan Pemesanan Bit RAM secara global. Namun, jika sumber daya M9K yang tersedia langka dalam desain Anda, maka terapkan Pemesanan Bit RAM hanya untuk instans memori yang dilaporkan rentan oleh skrip tcl melalui Editor Penugasan.

Produk Terkait

Artikel ini berlaku untuk 2 produk

Cyclone® III FPGA
Cyclone® III LS FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.