ID Artikel: 000083923 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Mengapa multiplier 18x18 bit memakan dua elemen 18x18 bit dalam implementasi?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Dalam perangkat Altera® Stratix® III dan IV, setiap blok separuh DSP berisi empat pengganda yang ditandatangani 18x18 bit, tetapi tidak semuanya dapat digunakan selama implementasi. Setiap half block DSP memiliki 144 pin input dan 72 pin keluaran. Multipiler 18x18 bit independen memiliki lebar output 36 bit, sehingga half block DSP dengan 72 pin output hanya dapat memuat dua pengganda 18x18 bit. Saat membuat pengganda 18x18 bit independen, alat ini sebenarnya akan menggunakan dua elemen 18x18 bit.

 

Pengganda half block DSP dapat digunakan dalam mode 9x9, 12x12, 18x18, dan 36x36 bit. Untuk mengimplementasikan multiplier 10x10 bit, multiplier 12x12 bit akan digunakan. Namun, laporan penggunaan sumber daya akan menunjukkan dua elemen 18x18 bit yang digunakan. Multiplier 12x12 bit memiliki output 24 bit dan multiplier 18x18 bit memiliki output 36 bit. Perbedaan dalam lebar output adalah 36 - 24 = 12 bit, yang terlalu sempit bagi pengganda lain untuk menggunakan pin output ini dari blok separuh DSP.

 

Menerapkan tiga pengganda 10x10 bit hanya akan menggunakan empat elemen 18x18, dan menerapkan tiga pengganda 18x18 bit hanya akan menggunakan enam elemen 18x18 bit.

Produk Terkait

Artikel ini berlaku untuk 3 produk

Stratix® IV GX FPGA
Stratix® III FPGA
Stratix® IV E FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.