ID Artikel: 000084017 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 01/04/2015

Galat (12006): Instans node "rs_hip" menginisiasi "altpcierd_hip_rs" entitas yang tidak terdefinisi

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah dengan versi 14.1 dari perangkat lunak Quartus® II, Anda mungkin melihat galat ini ketika Arria® 10 PCI Express® Hard IP dengan fitur bypass konfigurasi diaktifkan.

    Resolusi

    Salin berkas altpcierd_hip_rs.v dari direktori /ip/altera/altera_pcie/altera_pcie_a10_ed/example_design/verilog/chaining_dma ke direktori /altera_pcie_a10_hip_141/synth. Tambahkan baris berikut kevariasi < Anda>/.qip file:
    set_global_assignment -library -name VERILOG_FILE [file join $::quartus(qip_path) "altera_pcie_a10_hip_141/synth/altpcierd_hip_rs.v"]

    Masalah ini dijadwalkan untuk diperbaiki dalam versi perangkat lunak Quartus® II di masa mendatang.

    Produk Terkait

    Artikel ini berlaku untuk 3 produk

    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 SX SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.