ID Artikel: 000084323 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 04/03/2013

Mengapa clock output dari altera_pll saya dua kali lebih baik dari frekuensi output yang diharapkan dalam simulasi?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah dalam perangkat lunak Quartus® II versi 12.0 dan yang lebih baru, Altera instans Megafungsi PLL dapat menghasilkan clock output PLL dengan frekuensi yang diharapkan dua kali lebih cepat saat disimulasikan.

    Catatan: Ini hanya masalah simulasi.

     

    Resolusi

    Untuk mengatasi masalah ini, ikuti langkah-langkah berikut:

    1. Buka model simulasi yang dihasilkan dalam editor teks _sim/.
    2. Cari tekspll_vco_div
    3. pll_vco_div Perbarui parameter ke 2 (mungkin salah diatur ke 1)

    Misalnya:

    • Verilog: _sim/.vo

    Sebelum:

    _altera_pll_altera_pll_.pll_vco_div = 1,

    Setelah:

    _altera_pll_altera_pll_.pll_vco_div = 2,

    • VHDL: _sim/.vho

    Sebelum:

    pll_vco_div => 1,

    Setelah:

    pll_vco_div => 2,

    Masalah ini diklaim dimulai dengan perangkat lunak Quartus II versi 12.1.

    Produk Terkait

    Artikel ini berlaku untuk 14 produk

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Cyclone® V GX FPGA
    Stratix® V GS FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Stratix® V E FPGA
    Cyclone® V SE SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.