Masalah Kritis
Selama simulasi desain VHDL yang dihasilkan Qsys yang mencakup Inti memori eksternal DDR2 atau DDR3 dengan ALTMEMPHY, versi 64-bit dari Mentor Graphics ModelSim SE 6.6d dapat mengeluarkan kesalahan fatal serupa hingga berikut ini:
#**Note: (vsim-3812) Design is being optimized...
#**Fatal: Unexpected signal: 11.
Gunakan Versi Mentor Graphics ModelSim SE 6.6d versi 32-bit
atau gunakan opsi dengan -novopt perintah.vsim