Karena masalah dalam megafungsi ALTDQ_DQS2 dalam perangkat lunak Quartus® II, kesalahan dapat terjadi pada keluaran blok logika DQS, yang dapat menyebabkan kesalahan pembacaan acak saat melakukan pengujian PVT. Desain Anda terpengaruh jika ketiga kondisi berikut benar:
1. Protokol kustom berbasis strobe, di mana opsi Make capture strobe dwiarah diaktifkan di ALTDQ_DQS2 MegaWizard™ GUI.
2. Blok pemberdayaan DQS digunakan, di mana opsi Blok pemberdayaan penangkap strobe Penggunaan diaktifkan di ALTDQ_DQS2 GUI MegaWizard (berlaku hanya untuk Arria® V GZ dan Stratix® V saja).
3. Jika frekuensi memori berjalan dalam rentang yang terpengaruh:
• Cyclone® V E/GX/GT/SE/SX/ST & SoC: Semua frekuensi
• Arria® V GX/GT/SX/ST & SoC: Semua frekuensi
• Arria® V GZ: < 445 MHz
• Stratix® V (-1/-2 speed grade): <480MHz
• Stratix® V (-3/-4 speed grade): <445 MHz
Jika desain Anda terpengaruh, Altera merekomendasikan solusi berikut. Perlu diperhatikan bahwa peningkatan perangkat lunak Quartus diperlukan untuk solusinya.
• Untuk rangkaian Arria® V (kecuali GZ) dan Cyclone® V: upgrade ke perangkat lunak Quartus versi 14.0 dan yang lebih baru
• Untuk rangkaian Arria® V GZ dan Stratix® V: tingkatkan ke perangkat lunak Quartus versi 13.1 dan yang lebih baru
Lihat solusi dalam file PDF ALTDQ_DQS2_DQS_Logic_Block untuk aplikasi Anda.