ID Artikel: 000084695 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 14/12/2015

Kemungkinan Kesulitan Penutupan Waktu untuk Antarmuka QDR II pada Arria 10 Perangkat

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT

Masalah Kritis

Deskripsi

Antarmuka QDR II pada Arria 10 perangkat mungkin mengalami kesulitan mencapai waktu Penutupan. Masalah ini paling jelas ketika core-to-periphery dan periphery-to-core transfer mendekati 333 MHz, dengan PLL VCO kurang dari 600 MHz.

Resolusi

Solusi untuk masalah ini adalah melakukan salah satu hal berikut:

  • Coba kompilasi dengan beberapa biji.
  • Gunakan nilai VCO PLL yang lebih besar dari 600 MHz.

Produk Terkait

Artikel ini berlaku untuk 1 produk

Intel® Arria® 10 FPGA dan SoC FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.