Untuk penjelasan mengapa unit STRATIX® IV GX/GT CDR mungkin menyimpan rx_freqlocked
sinyal yang dinyatakan dalam mode lain kecuali mode PCIe, lihat Stratix IV GX Errata Sheet (PDF) dan Stratix IV GT Errata Sheet (PDF).
Patch tersedia untuk memberikan solusi perangkat lunak untuk Quartus® II versi perangkat lunak 9.1 SP2 dan 10.0 SP1. Unduh dan instal patch yang sesuai dari tautan di bawah ini. Solusi perangkat lunak untuk menyelesaikan masalah ini sepenuhnya terintegrasi ke dalam versi perangkat lunak Quartus II lebih dari 10.0 SP1, sehingga tidak diperlukan instalasi patch.
Perhatikan bahwa patch perangkat lunak tidak kompatibel dengan patch tertentu sebelumnya yang ditunjukkan di bawah ini. Jika Anda menggunakan salah satu patch yang tidak kompatibel ini, tinjau solusi alternatif yang melibatkan urutan reset yang diilustrasikan pada Gambar 1 dan dijelaskan di bawah ini, atau ajukan permintaan layanan di mysupport.altera.com jika Anda memerlukan patch yang kompatibel.
- Perangkat lunak Quartus II versi 9.1 SP2 (Patch 2.109 tidak kompatibel dengan patch 2.17, 2.35, 2.76, 2.77, 2.78, 2.83, dan 2.98)
- Perangkat lunak Quartus II versi 10.0 SP1 (Patch 1.158 tidak kompatibel dengan patch 1.151)
Jika transiver dikonfigurasi dalam mode dasar dan memerlukan rx_signaldetect
sinyal, seperti untuk protokol SATA atau SAS, Anda harus memutar ulang editor parameter, meregenerasi fungsi IP, dan memampukan ulang desain Anda. Anda juga dapat menjalankan hal berikut dari baris perintah untuk meregenerasi fungsi IP tanpa melalui editor parameter:qmegawiz -silent
di mana altgx_file adalah nama dari berkas variasi fungsi IP.
Jika transiver dikonfigurasi dalam mode lain kecuali mode PCIe dan rx_signaldetect
sinyal tidak diperlukan, Anda dapat menjalankan kembali langkah perakit perangkat lunak Quartus II tanpa perlu melakukan kompilasi penuh.
Solusi Alternatif
Sebagai alternatif dari solusi perangkat lunak di atas, Anda dapat menerapkan solusi urutan reset yang dijelaskan di bawah ini dan diilustrasikan dalam bentuk gelombang pada Gambar 1 untuk menyelesaikan masalah.
Gambar 1. Reset Sequence Waveform
- Tegaskan
rx_analogreset
dan sinyalnyarx_digitalreset
. - Sinyal
rx_freqlocked[0..n-1]
akan menjadi rendah, menunjukkan bahwa transivator terkunci ke clock referensi (kunci untuk referensi). - Hapus sinyalnya
rx_analogreset
. Pastikan data ada di input penerima sebelum menghapusrx_analogreset
sinyal. - Sinyal
rx_freqlocked[0..n-1]
akan menjadi tinggi, menunjukkan transivator terkunci ke data. - Sekitar 4 μs (tLTD_Auto) setelah sinyal terakhir
rx_freqlocked
menjadi tinggi, hapus sinyal.rx_digitalreset