ID Artikel: 000084696 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Mengapa STRATIX® transceiver CDR IV GX/GT, dikonfigurasi dalam mode terkunci otomatis, menjaga sinyal rx_freqlocked ditegaskan dalam mode lain kecuali mode PCIe?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Untuk penjelasan mengapa unit STRATIX® IV GX/GT CDR mungkin menyimpan rx_freqlocked sinyal yang dinyatakan dalam mode lain kecuali mode PCIe, lihat Stratix IV GX Errata Sheet (PDF) dan Stratix IV GT Errata Sheet (PDF).

    Resolusi

    Patch tersedia untuk memberikan solusi perangkat lunak untuk Quartus® II versi perangkat lunak 9.1 SP2 dan 10.0 SP1. Unduh dan instal patch yang sesuai dari tautan di bawah ini. Solusi perangkat lunak untuk menyelesaikan masalah ini sepenuhnya terintegrasi ke dalam versi perangkat lunak Quartus II lebih dari 10.0 SP1, sehingga tidak diperlukan instalasi patch.

    Perhatikan bahwa patch perangkat lunak tidak kompatibel dengan patch tertentu sebelumnya yang ditunjukkan di bawah ini. Jika Anda menggunakan salah satu patch yang tidak kompatibel ini, tinjau solusi alternatif yang melibatkan urutan reset yang diilustrasikan pada Gambar 1 dan dijelaskan di bawah ini, atau ajukan permintaan layanan di mysupport.altera.com jika Anda memerlukan patch yang kompatibel.

     

     

    Jika transiver dikonfigurasi dalam mode dasar dan memerlukan rx_signaldetect sinyal, seperti untuk protokol SATA atau SAS, Anda harus memutar ulang editor parameter, meregenerasi fungsi IP, dan memampukan ulang desain Anda. Anda juga dapat menjalankan hal berikut dari baris perintah untuk meregenerasi fungsi IP tanpa melalui editor parameter:

    qmegawiz -silent

    di mana altgx_file adalah nama dari berkas variasi fungsi IP.

    Jika transiver dikonfigurasi dalam mode lain kecuali mode PCIe dan rx_signaldetect sinyal tidak diperlukan, Anda dapat menjalankan kembali langkah perakit perangkat lunak Quartus II tanpa perlu melakukan kompilasi penuh.

    Solusi Alternatif

    Sebagai alternatif dari solusi perangkat lunak di atas, Anda dapat menerapkan solusi urutan reset yang dijelaskan di bawah ini dan diilustrasikan dalam bentuk gelombang pada Gambar 1 untuk menyelesaikan masalah.

    Gambar 1. Reset Sequence Waveform

    1. Tegaskan rx_analogreset dan sinyalnya rx_digitalreset .
    2. Sinyal rx_freqlocked[0..n-1] akan menjadi rendah, menunjukkan bahwa transivator terkunci ke clock referensi (kunci untuk referensi).
    3. Hapus sinyalnya rx_analogreset . Pastikan data ada di input penerima sebelum menghapus rx_analogreset sinyal.
    4. Sinyal rx_freqlocked[0..n-1] akan menjadi tinggi, menunjukkan transivator terkunci ke data.
    5. Sekitar 4 μs (tLTD_Auto) setelah sinyal terakhir rx_freqlocked menjadi tinggi, hapus sinyal.rx_digitalreset

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.