ID Artikel: 000084823 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 30/09/2014

Kesalahan:<altera_pll file="" name="" variation="">: Konfigurasi yang ditentukan menyebabkan Voltage-Controlled Oscillator (VCO) melampaui batas.</altera_pll>

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah dalam perangkat lunak Quartus® II versi 12.1, Anda mungkin melihat galat ini pada Manajer Plug-In Altera_PLL MegaWizard™ saat menggunakan opsi Aktifkan parameter clock output fisik secara manual mengatur nilai penghitung M dan N Anda meskipun frekuensi VCO harus berada dalam rentang operasi yang didukung perangkat. Masalah ini terjadi ketika menghasilkan Altera_PLL dengan nilai counter M lebih besar dari 255 dan nilai penghitung N 1.

    Resolusi

    Jika Anda memerlukan nilai penghitung M 256 atau lebih tinggi, dan nilai penghitung N 1, Anda harus melakukan langkah-langkah berikut untuk menerapkan pengaturan yang diinginkan untuk Altera_PLL Anda:

    1. Masukkan semua parameter yang Anda inginkan dalam megafungsi Altera_PLL dengan dua pengecualian berikut:
      1. Masukkan nilai Frekuensi Clock Referensi yang sama dengan dua kali nilai frekuensi clock referensi aktual Anda.
      2. Masukkan nilai 2 untuk Faktor Pembagi (N-Penghitung).
        (Dengan menggunakan nilai N 2 dan frekuensi clock referensi dua kali dari frekuensi clock sebenarnya Anda, Manajer Plug-In MegaWizard akan dapat menghasilkan pengaturan hukum untuk Altera_PLL).
    2. Buat berkas variasi megafungsi dengan mengklik Selesai.
    3. Buka _0002.v file yang dibuat oleh Manajer Plug-In Altera_PLL MegaWizard.  Berkas ini terletak di sub-direktori untuk proyek Anda di Folder.  Buat modifikasi yang diperlukan untuk parameter berikut:
      1. Temukan parameter .reference_clock_frequency .  Nilainya akan dua kali lipat dari frekuensi clock yang Anda inginkan.  Modifikasi nilai agar sama dengan frekuensi clock referensi aktual.
      2. Temukan parameter .n_cnt_bypass_en dan ubah nilai dari "false" menjadi "true".
    4. Simpan dan tutup _0002.v.
    5. Jika Anda akan melakukan simulasi fungsional dari megafungsi Altera_PLL, buat perubahan parameter yang sama dari langkah 3 di atas pada file .vo , yang terletak di folder _sim di direktori proyek Anda.

    Masalah ini dijadwalkan untuk diperbaiki dalam versi perangkat lunak Quartus II di masa mendatang.

    Produk Terkait

    Artikel ini berlaku untuk 16 produk

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Acex® 1K
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Stratix® V E FPGA
    Cyclone® V SE SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.