Masalah ini terjadi jika Anda membuat instans ALT2GXB_RECONFIG menggunakan perangkat lunak Quartus® II dan mensimulasikan dalam perangkat lunak ModelSim®, dan read
atau write_all
input ke instans ALT2GXB_RECONFIG tidak diberikan nilai tinggi atau rendah pada awal simulasi. Jika sinyal ini tidak ditetapkan pada saat edge clock RECONFIG pertama dalam simulasi, busy
output instans ALT2GXB_RECONFIG tetap berada di nilai don't care (x) untuk seluruh waktu simulasi bahkan jika nilai valid diatur nanti dalam simulasi.
Untuk menghindari masalah ini, tetapkan nilai bawaan read
untuk sinyal dan write_all
agar valid pada clock edge RECONFIG pertama dalam simulasi.