ID Artikel: 000085240 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 30/06/2014

Mengapa saya tidak dapat menempatkan clock referensi untuk transibel pada input GXB_RX/GXB_REFCLK?

Lingkungan

    Intel® Quartus® II Edisi Berlangganan
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi Dukungan perangkat V, Arria® V, dan Cyclone® V Stratix® V, menempatkan clock referensi transiver khusus yang masuk pada pin input GXB_RX/GXB_REFCLK penggunaan ganda. Namun, fungsi ini tidak diaktifkan hingga perangkat lunak Quartus® II versi 12.1.  Sebelum clock referensi Quartus II v12.1 hanya dapat ditempatkan pada pin input REFCLK khusus.
Resolusi Fungsi ini telah sepenuhnya diterapkan pada Quartus II v12.1.

Produk Terkait

Artikel ini berlaku untuk 14 produk

Cyclone® V SX SoC FPGA
Stratix® V FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V GX FPGA
Arria® V FPGA dan SoC FPGA
Arria® V GT FPGA
Cyclone® V FPGA dan SoC FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.