ID Artikel: 000085334 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 11/09/2012

Galat (175020): Batasan pin ilegal ke wilayah ini : tidak ada lokasi yang valid di wilayah ini

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • DDR3 SDRAM Controller dengan UniPHY Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Pada perangkat Arria® V, beberapa pasangan diferensial hanya memiliki salah satu sinyal dalam grup DQ.

    Ketika pasangan diferensial jenis ini digunakan untuk clock memori di UniPHY IP, dalam rilis perangkat lunak Quartus® II versi 11.1, penempatan mencapai kesuksesan yang berhasil. Namun, dalam rilis perangkat lunak Quartus II versi 12.0, penempatan menghasilkan pesan galat yang lebih bugar berikut:

    Galat (175020): Batasan pin ilegal ke wilayah ini : tidak ada lokasi yang valid di wilayah ini

    Resolusi

    Dalam file IP UniPHY xxx_addr_cmd_pads.v, temukan deklarasi localparam USE_ADDR_CMD_CPS_FOR_MEM_BK dan ubah dari false menjadi true.

    Kompilasi ulang proyek.

    Rekomendasi untuk waktu optimal adalah menempatkan kedua pin dari pasangan diferensial clock memori dalam grup DQ, tetapi dalam versi perangkat lunak Quartus II di masa depan, kesuksesan yang berhasil juga harus dicapai ketika hanya satu pin yang ada di grup DQ.

    Produk Terkait

    Artikel ini berlaku untuk 2 produk

    Arria® V FPGA dan SoC FPGA
    Arria® V GX FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.