ID Artikel: 000085800 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Mengapa tahap Fitter untuk revisi HardCopy berjalan untuk waktu yang lebih lama dibandingkan dengan revisi FPGA?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Dalam perangkat lunak Quartus® II versi 11.0 dan sebelumnya, ketika Anda menyusun revisi HardCopy® yang menargetkan perangkat HardCopy IV atau perangkat HardCopy III, tahap Fitter dapat berjalan untuk waktu yang lebih lama daripada revisi FPGA terkait. Hal ini dapat terjadi ketika desain memiliki sinyal kipas tinggi yang tidak ditugaskan ke sumber daya routing global dalam revisi HardCopy. Sinyal ini mungkin telah dipromosikan ke sumber daya perutean global dalam revisi FPGA tetapi tidak dalam revisi HardCopy.

Untuk memverifikasi apakah desain Anda terpengaruh, periksa bagian Sinyal Kipas Tinggi Non-Global di Bagian Sumber Daya laporan Pas. Jika Anda menemukan sinyal dengan kipas lebih besar dari 10.000, mempromosikan sinyal ke sumber daya routing global kemungkinan akan mengurangi waktu yang lebih cepat dalam revisi HardCopy. Untuk menetapkan sinyal ke sumber daya perutean global, tambahkan tugas berikut ke File Pengaturan Quartus II Anda (.qsf):

set_instance_assignment -name GLOBAL_SIGNAL ON -to

Perilaku ini dijadwalkan untuk ditangani dalam versi perangkat lunak Quartus II di masa mendatang.

Produk Terkait

Artikel ini berlaku untuk 3 produk

Perangkat ASIC HardCopy™ IV GX
Perangkat ASIC HardCopy™ IV
Perangkat ASIC HardCopy™ III

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.