ID Artikel: 000086683 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 07/03/2017

Mengapa IP Antarmuka Memori Eksternal Arria 10 FPGA Pengaturan IO untuk Mode Input Bus Data tidak mendukung nilai yang lebih rendah dari 60 ohm dalam perangkat lunak Quartus Prime versi 16.1.1 untuk protokol DDR4 dan QDRIV?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • Intel® Quartus® II Edisi Berlangganan
  • Antarmuka Memori Eksternal Intel® Arria® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Masalah ini telah diperbaiki di perangkat lunak Quartus® Prime versi 16.1.2. Semua nilai yang didukung di bawah 60 ohm dapat dipilih bagi protokol penargetan standar I/O POD 1,2-V DDR4 dan QDRIV.

    Untuk protokol antarmuka memori yang tidak menggunakan standar I/O POD 1.2-V (misalnya DDR3, RLDRAM3), nilai pemberhentian input di bawah 50 ohm telah dihapus dimulai dengan perangkat lunak Quartus Prime versi 16.1.1. Detail lebih lanjut dapat ditemukan di jawaban KDB ini.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Intel® Arria® 10 FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.