Anda akan melihat kegagalan pemrograman JIC ketika desain saat ini berjalan di FPGA menggunakan OSC_CLK_1 sebagai sumber clock konfigurasi DAN memprogram ulang file JIC dengan versi Programmer Prime Intel® Quartus® yang berbeda.
1) Muat file JIC menggunakan versi Programmer Intel® Quartus® Prime yang sama. Kemudian, konfigurasi Gambar Pembantu Bawaan Pabrik.
2) Hapus flash.
3) Siklus daya papan.
4) Memprogram ulang JIC dengan versi Intel® Quartus® Prime Programmer yang berbeda.
Contoh: dengan desain kondisi berjalan di FPGA menggunakan OSC_CLK_1
1) Kasus gagal:
Muat 18,0 JIC yang diprogram menggunakan Intel® Quartus® Prime Programmer versi 18.0 --> memprogram ulang 18,0 JIC menggunakan Intel® Quartus® Prime Programmer versi 18.1
2) Kasus kelulusan:
Muat 18,0 JIC yang diprogram menggunakan Intel® Quartus® Prime Programmer versi 18.0 --> memprogram Ulang Gambar Pembantu Bawaan Pabrik menggunakan Intel® Quartus® Prime Programmer versi 18.0 --> reprogram 18.0 JIC menggunakan Intel® Quartus® Prime Programmer versi 18.0
ATAU
Muat 18,0 JIC yang diprogram menggunakan Intel® Quartus® Prime Programmer versi 18.0 --> memprogram Ulang Gambar Pembantu Bawaan Pabrik menggunakan Intel® Quartus® Prime Programmer versi 18.0 --> Menghapus flash --> Power Cycle --> memprogram ulang JIC menggunakan Intel® Quartus® Prime Programmer versi 18.1