Masalah Kritis
Untuk mengaktifkan jalur eksternal melalui konektor MICTOR, pengaturan switch khusus J43 dan J20 diperlukan pada kit pengembangan Arria® 10 SOC.
Arria 10 SOC Goldern Hardware Reference Design (GHRD) dikonfigurasi untuk mengaktifkan jalur 4bit secara bawaan, dan dapat dikonfigurasi otomatis untuk mengaktifkan jalur 16bit.
Catatan: Perangkat Max® V harus dilepas dari rantai JTAG untuk memungkinkan debugger Arm® DS-5 terhubung ke Subsstem Prosesor Keras Arria 10.
Untuk mengaktifkan pelacakan awal (4 bit) melalui konektor MICTOR J43:
Pelacakan eksternal 4 bit melalui konektor MICTOR (J43) diaktifkan dalam konfigurasi bawaan Arria 10 Goldern Hardware Reference Design (GHRD).
Pengaturan kit pengembangan untuk pelacakan 4 bit melalui konektor MICTOR J43:
- SW3 bit 678 harus diatur ke aktif, aktif, aktif. Ini rute JTAG ke J43
- SW3 bit 2 harus diatur ke aktif. Ini membawa Max V keluar dari rantai JTAG.
Untuk mengaktifkan jalur cepat (16 bit) melalui konektor MICTOR J20:
Desain GHRD harus dibangun ulang untuk memungkinkan pelacakan cepat.
- Edit Makefile untuk mengatur HPS_ENABLE_16BIT_TRACE := 1
- Bangun ulang desain dengan menjalankan sof dari shell perintah SoC EDS.
Pengaturan kit pengembangan untuk pelacakan 16 bit melalui konektor MICTOR J20:
- SW3 bit 6,7,8 harus diatur ke off, on, on. Ini rute JTAG ke J20
- SW3 bit 2 harus diatur ke aktif. Hal ini membuat V maks keluar dari rantai.