ID Artikel: 000086977 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 04/11/2013

Pembaruan Spesifikasi Frekuensi Maksimum EMIF untuk Stratix V

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • Simulasi
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Masalah ini memengaruhi produk DDR2 dan DDR3.

    Antarmuka DDR2 dan DDR3 pada perangkat Stratix V mungkin mengalami kesulitan mencapai penutupan waktu pada frekuensi maksimum tertentu.

    Resolusi

    Solusi untuk masalah ini adalah untuk menerapkan hal yang sesuai solusi untuk konfigurasi Anda seperti yang dijelaskan di bawah ini:

    • Untuk tingkat kecepatan Stratix V, -C1/-C2 interfacing perangkat dengan DDR2 SDRAM DIMM dalam empat peringkat, dua slot konfigurasi, menggunakan kontroler lunak pada kecepatan separuh, dan frekuensi spesifikasi 400 MHz: Tingkatkan komponen SDRAM DDR2 400 MHz ke komponen SDRAM DDR2 533 MHz untuk mencapai frekuensi maksimum yang ditentukan.
    • Untuk interfacing perangkat tingkat kecepatan Stratix V, -C1/-C2 dengan komponen SDRAM DDR2 dalam konfigurasi pilihan 2 chip, menggunakan soft controller dengan kecepatan separuh, dan spesifikasi frekuensi 400 Mhz: Tingkatkan komponen SDRAM DDR2 400 MHz ke komponen SDRAM DDR2 533 MHz untuk mencapai frekuensi maksimum yang ditentukan.

    Masalah ini tidak akan diperbaiki.

    Solusi untuk spesifikasi frekuensi maksimum akan diperbarui dalam versi Spesifikasi Antarmuka Memori Eksternal di masa mendatang Pengukur.

    Produk Terkait

    Artikel ini berlaku untuk 2 produk

    Arria® V FPGA dan SoC FPGA
    Cyclone® V FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.