ID Artikel: 000086979 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 01/01/2015

Galat (175001) : Tidak dapat menempatkan pin

Lingkungan

    Intel® Quartus® II Edisi Berlangganan
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Anda akan menerima pesan galat ini jika Anda menempatkan sinyal input 3.3V ke bank I/O yang didukung oleh 2.5V saat menargetkan perangkat V Stratix® di perangkat lunak Quartus® II versi 12.0 dan sebelumnya.

Resolusi

Unduh patch perangkat lunak Quartus II 1.10 untuk versi 11.1 SP1.

Ini diperbaiki dalam perangkat lunak Quartus II versi 12.1.

 

Produk Terkait

Artikel ini berlaku untuk 4 produk

Stratix® V E FPGA
Stratix® V GX FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA

1

Konten pada halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten asli berbahasa Inggris. Konten ini disediakan untuk kenyamanan Anda dan hanya untuk informasi umum dan tidak boleh dianggap lengkap atau akurat. Jika ada kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris yang akan mengatur dan mengendalikan. Lihat versi bahasa Inggris halaman ini.