ID Artikel: 000089365 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 01/12/2023

Mengapa saya melihat rx_control tidak berfungsi dengan benar saat membuat instans IP FPGA Transceiver Native PHY Intel® Arria® 10/Intel® Cyclone®10 GX sebagai lebih dari satu saluran dengan opsi "Aktifkan antarmuka data yang disederhanakan"...

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • Transceiver Native PHY Intel® Arria® 10 Cyclone® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah pada Perangkat Lunak Intel® Quartus® Prime Pro Edition versi 21.2 dan sebelumnya, output rx_control tidak benar saat menggunakan IP FPGA Transceiver Native PHY Intel® Arria® 10/Intel® Cyclone®10GX dalam mode dasar yang disempurnakan dengan lebih dari 1 saluran dan "Aktifkan antarmuka data yang disederhanakan" diaktifkan.
    Hanya rx_control saluran 0 yang benar.

    Resolusi

    Masalah ini telah diperbaiki di Perangkat Lunak Intel® Quartus® Prime Pro Edition versi 23.3.

    Produk Terkait

    Artikel ini berlaku untuk 2 produk

    Intel® Arria® 10 FPGA dan SoC FPGA
    Intel® Cyclone® 10 GX FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.