ID Artikel: 000091814 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 20/06/2023

Mengapa tautan saya tidak muncul ketika saya menggunakan modul optik 400G dalam desain ubin Intel Agilex® 7 FPGA Seri I seri I?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Untuk transiver F-Tile FGT Intel Agilex® 7 FPGA di atas desain 50G PAM4, agar adaptasi berhasil saat menggunakan modul optik 400G untuk loopback, Anda perlu mengatur mode media ke VSR/Optik.

    Resolusi

    Untuk mengatasi masalah ini, lihat proses set_media_mode dalam berkas .tcl berikut:

    ttk_helper_fgt_eth.tcl


    Untuk mengatur mode media ke VSR/Optik, ikuti langkah-langkah berikut:

    1. Untuk saluran logis 0 hingga 15, 0xFFFFC[1:0] nilai pengembalian menunjukkan lokasi fisik kanal logis 0. Jika nilai retur adalah 2'b00, itu berarti kanal logis 0 terletak di jalur fisik 0. 2'b01 berarti kanal logis 0 terletak di jalur fisik 1, 2'b10 berarti jalur fisik 2, dan 2'b11 berarti jalur fisik 3. Nilai pengembalian ini berlaku untuk semua 16 saluran logis.
    2. 0x1FFFFC[1:0] nilai pengembalian menunjukkan lokasi fisik kanal logis 1.
      0x2FFFFC[1:0] nilai pengembalian menunjukkan lokasi fisik saluran logis 2.
      ...
      0x8FFFFC[1:0] nilai pengembalian menunjukkan lokasi fisik saluran logis 8.
    3. Untuk Ch0 ~ Ch3, ikuti langkah-langkah berikut:
      a) Tulis 0x14a(lane_number)64 untuk mengatasi 0x9003C.
      b) Alamat polling 0x90040 hingga bit 14 = 0 dan bit 15 = 1.
      c) Tulis 0x142(lane_number)64 untuk mengatasi 0x9003C.
      d) Alamat polling 0x90040 hingga bit 14 = 0 dan bit 15 = 0.

      Jika Anda ingin beralih kembali ke bawaan, ikuti langkah-langkah berikut:
      a) Tulis 0x10a(lane_number)64 untuk mengatasi 0x9003C
      b) Alamat polling 0x90040 hingga bit 14 = 0 dan bit 15 = 1.
      c) Tulis 0x102(lane_number)64 untuk mengatasi 0x9003C.
      d) Alamat polling 0x90040 hingga bit 14 = 0 dan bit 15 = 0.
    4. Untuk Ch4 ~ Ch7, ikuti langkah-langkah berikut:
      a) Tulis 0x14a(lane_number)64 untuk mengatasi 0x49003C.
      b) Alamat polling 0x490040 hingga bit 14 = 0 dan bit 15 = 0.
      c) Tulis 0x142(lane_number)64 untuk mengatasi 0x49003C.
      d) Alamat polling 0x490040 hingga bit 14 = 0 dan bit 15 = 1.

      Jika Anda ingin beralih kembali ke bawaan, ikuti langkah-langkah berikut:
      a) Tulis 0x10a(lane_number)64 untuk mengatasi 0x49003C.
      b) Alamat polling 0x490040 hingga bit 14 = 0 dan bit 15 = 1.
      c) Tulis 0x102(lane_number)64 untuk mengatasi 0x49003C.
      d) Alamat polling 0x490040 hingga bit 14 = 0 dan bit 15 = 0.

    Masalah ini telah diperbaiki dimulai dengan Intel® Quartus® Perangkat Lunak Prime Edisi Pro versi 22.3.

    Produk Terkait

    Artikel ini berlaku untuk 3 produk

    Kit Pengembangan FPGA Intel® Agilex™ Seri I
    Driver Kabel Unduhan Intel® FPGA
    FPGA dan SoC FPGA Intel® Agilex™

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.