ID Artikel: 000094247 Jenis Konten: Errata Terakhir Ditinjau: 28/11/2023

Mengapa Contoh Desain Intel® FPGA IP CPRI untuk varian 24G dengan perangkat Intel® Stratix® 10 L/H-Tile gagal disimulasikan saat menggunakan simulator Cadence Xcelium*?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • Intel® CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah pada Perangkat Lunak Intel® Quartus® Prime Pro Edition versi 22.4 dan versi sebelumnya, Anda mungkin melihat Contoh Desain Intel® FPGA IP CPRI untuk varian 24G dengan perangkat Intel® Stratix® 10 L/H-Tile gagal disimulasikan saat menggunakan simulator Cadence Xcelium*.

    Resolusi

    Ada tidak ada solusi untuk masalah ini.
    Masalah ini dijadwalkan akan diperbaiki dalam rilis mendatang dari Perangkat Lunak Intel® Quartus® Prime Pro Edition.

    Produk Terkait

    Artikel ini berlaku untuk 5 produk

    Intel® Stratix® 10 GX FPGA
    Intel® Stratix® 10 MX FPGA
    Intel® Stratix® 10 NX FPGA
    Intel® Stratix® 10 SX SoC FPGA
    Intel® Stratix® 10 TX FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.