ID Artikel: 000095462 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 16/08/2023

Mengapa skrip Sinopsis simulasi default yang dihasilkan oleh Perangkat Lunak Prime Pro Edition versi 22.4 dan Intel® Quartus® lebih lama tidak dapat digunakan untuk mensimulasikan HPS untuk perangkat Intel Agilex® 7 FPGA?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Skrip simulasi Synopsys default Intel® Quartus® dihasilkan oleh Perangkat Lunak Prime Pro Edition versi 22.4 dan yang lebih lama tidak dapat digunakan untuk mensimulasikan HPS untuk perangkat Intel Agilex® 7 FPGA, karena skrip penyiapan simulasi Synopsys tidak mengkompilasi semua pustaka yang diperlukan untuk HPS AXI BFM.

Resolusi

Edit skrip simulasi vcs_setup.sh Synopsys yang dihasilkan untuk Perangkat Lunak Prime Pro Edition Intel® Quartus® menambahkan baris kode berikut:

echo "Gunakan Direct Programming Interface (DPI)"

ELAB_OPTIONS="$ELAB_OPTIONS -debug_access+r+w+nomemcbk"

MENTOR_VIP_AE="${MENTOR_VIP_AE:-$QUARTUS_INSTALL_DIR/.. /ip/altera/mentor_vip_ae}"

ekspor QUESTA_MVC_GCC_LIB="${MENTOR_VIP_AE}/common/questa_mvc_core/linux_x86_64_gcc-6.2.0_vcs"

ekspor LDFLAGS="-L ${QUESTA_MVC_GCC_LIB} -Wl,-rpath ${QUESTA_MVC_GCC_LIB} -laxi4_IN_SystemVerilog_VCS_full_DVC"

Kode harus ditambahkan sebelum bagian "# add device library elaboration and simulation properties"

Masalah ini telah diperbaiki dimulai dengan Perangkat Lunak Intel® Quartus® Prime Pro Edition versi 23.1

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.