Konfigurasi melalui Protokol
Konfigurasi melalui Protokol (CvP) adalah skema konfigurasi yang memungkinkan Anda mengonfigurasi fabric FPGA melalui antarmuka PCI Express (PCIe*) untuk berbagai perangkat.
Kekayaan intelektual (IP) keras PCIe otonom memungkinkan inti PCIe tertanam beroperasi sebelum FPGA dikonfigurasi sepenuhnya. Hal ini memungkinkan FPGAs memenuhi persyaratan waktu bangun PCIe dengan mudah.
Tabel 1. Dokumentasi dan Sumber Daya CvP
Dokumentasi Sumber Daya |
Deskripsi |
---|---|
Panduan Pengguna Implementasi Konfigurasi melalui Protokol (CvP): Agilex™ 5 FPGAs dan SoC | Dokumen ini menjelaskan skema konfigurasi CvP untuk Agilex™ 5 FPGAs. |
Panduan pengguna implementasi konfigurasi perangkat Agilex™ 7 melalui protokol (CvP) | Dokumen ini menjelaskan skema konfigurasi CvP untuk rangkaian perangkat Agilex™ 7. |
Panduan pengguna implementasi konfigurasi Stratix® 10 melalui protokol (CvP) | Dokumen ini menjelaskan skema konfigurasi CvP untuk rangkaian perangkat Stratix® 10. |
Panduan pengguna inisialisasi Arria® 10 CvP dan konfigurasi ulang parsial melalui PCI Express | Panduan pengguna ini membahas mode, topologi, fitur, pertimbangan desain, dan perangkat lunak untuk CvP dalam FPGAs 20 nm. |
Panduan pengguna penerapan konfigurasi melalui protokol (CvP) dalam perangkat FPGA seri V | Panduan pengguna ini membahas mode, topologi, fitur, pertimbangan desain, dan perangkat lunak untuk CvP. |
FPGA konfigurasi melalui laporan resmi protokol | Laporan resmi ini menjelaskan bagaimana CvP membantu sistem Anda memenuhi persyaratan waktu aktif PCIe dalam FPGAs 28 nm. |
Tabel 2. Driver dan Alat CvP
Driver dan Alat | |
---|---|
Configuration via Protocol (CvP) - Driver CvP Open Source Upstream di Sistem Linux (perangkat 14 nm dan 10 nm)
|
Ini adalah kode untuk driver Linux* sumber terbuka untuk mengonfigurasi inti FPGA melalui CvP. Anda dapat menggunakan kode sumber terbuka ini sebagai referensi saat menulis driver Anda sendiri, atau menyesuaikan driver ini untuk melakukan operasi CvP pada sistem Anda. |
Configuration via Protocol (CvP) - Kode driver perangkat lunak (perangkat 28 nm dan 20 nm)
|
Ini adalah kode untuk driver Linux sumber terbuka untuk mengonfigurasi inti FPGA melalui CvP. Anda dapat menggunakan kode sumber terbuka ini sebagai referensi saat menulis driver Anda sendiri, atau menyesuaikan driver ini untuk melakukan operasi CvP pada sistem Anda. |
Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.