Contoh berikut memberikan instruksi untuk menerapkan fungsi menggunakan Verilog HDL. Untuk informasi lebih lanjut tentang dukungan Verilog, lihat Intel® Quartus® Bantuan Perangkat Lunak Prime.
Untuk contoh lebih lanjut tentang desain Verilog untuk perangkat Intel, lihat bab gaya coding HDL yang disarankan dari panduan pengguna perangkat lunak Intel Quartus Prime. Anda juga dapat mengakses contoh HDL Verilog dari templat bahasa di perangkat lunak Intel Quartus Prime.
Fungsi Komunikasi Verilog
Fungsi Aritmetik Verilog
Fungsi Bus dan I/O Verilog
Fungsi Verilog Digital Signal Processing (DSP)
- Templat HDL Verilog untuk Inferensi Blok DSP pada Stratix III dan IV FPGAs
- Mencapai Perolehan Unity dalam Pasangan IFFT+FFT Titik Apung Blok
- Reload Koefisien untuk Kompiler FIR
- FFT dengan Panjang Transformasi 32K Titik
- Multiplier Terdaftar dengan I/O Terdaftar
- Multiplier-Adder yang Ditandatangani
- Multiplier Tanpa Tanda
- Multipier-Akumulator Tanpa Tanda
Cara Menggunakan Contoh HDL Verilog
Intel memberikan contoh desain HDL Verilog sebagai file yang dapat dieksekusi yang dapat diunduh atau ditampilkan sebagai teks di browser web Anda. Pilih tautan berkas yang dapat dieksekusi untuk mengunduh berkas ke hard disk Anda. Untuk menggunakan contoh HDL Verilog yang ditampilkan sebagai teks di perangkat lunak Intel Quartus Prime Anda, salin dan tempel teks dari browser web Anda ke Editor Teks. Pastikan bahwa nama file file desain HDL Verilog (.v) sesuai dengan nama entitas dalam contoh. Misalnya, jika nama entitas adalah myram, simpan file sebagai myram.v.