Ikhtisar
Desain referensi radar digital otomotif Intel memungkinkan Anda dengan mudah mengembangkan dan memverifikasi akselerator perangkat keras menggunakan alat pengembangan canggih kami. Hal ini menunjukkan bagaimana FPGA dapat digunakan sebagai akselerator perangkat keras untuk radar otomotif jenis Continuous Wave Frequency Modulation (CWFM) dasar. Metodologi desain perangkat keras dan perangkat lunaknya memungkinkan Anda untuk mengembangkan akselerator floating-point Fast Fourier Transform (FFT), pembentukan sinar digital, dan pemfilteran Finite Impulse Response (FIR) titik tetap tanpa pengkodean tangan Register Transfer Level (RTL). Gunakan desain ini sebagai titik awal untuk desain radar yang dapat Anda tambahkan algoritma pemrosesan tambahan.
Fitur
Fitur utama dari desain referensi ini adalah:
- Kembangkan akselerator perangkat keras FFT titik apung, beamformer digital, dan filter FIR titik tetap menggunakan DSP Builder for Intel® FPGAs (blockset tingkat lanjut) kami dalam MATLAB* Simulink. Memungkinkan generasi otomatis Register Transfer Level (RTL) dari model DSP Builder for Intel FPGAs.
- Verifikasi perangkat keras model DSP Builder menggunakan sistem dalam loop melalui antarmuka program aplikasi (API) MATLAB yang dikembangkan oleh Intel. Memberikan kemampuan untuk memverifikasi desain pada kecepatan clock sistem pada perangkat keras yang sebenarnya alih-alih perlu menyimulasikan RTL.
- Mengintegrasikan akselerator perangkat keras ke dalam sistem tertanam menggunakan alat Platform Designer dan Nios® prosesor II sebagai host.
Teknologi Intel® yang Ditunjukkan:
- Cyclone V GX FPGA
- prosesor Nios II
- DSP Builder for Intel FPGAs (blokset lanjutan)
- Desainer Platform
- Alat Perangkat Lunak Intel® Quartus®
- Konsol Sistem
- MATLAB API