Pusat Sumber Daya Debugging On-chip
Seiring peningkatan performa, ukuran, dan kompleksitas FPGAs, proses verifikasi dapat menjadi bagian penting dari siklus desain FPGA. Untuk meringankan kompleksitas proses verifikasi, Intel® FPGA menyediakan portofolio alat debugging pada chip. Alat debugging on-chip memungkinkan penangkapan real-time node internal dalam desain Anda untuk membantu Anda memverifikasi desain Anda dengan cepat tanpa menggunakan peralatan eksternal.
Untuk ikhtisar singkat tentang portofolio debugging pada chip alat dan perencana chip, lihat bagian SignalTap* II Embedded Logic Analyzer pada halaman produk Verifikasi dan Tingkat Board .
Untuk mencari masalah debugging pada chip dan solusi dukungan teknis yang diketahui, gunakan Intel® FPGA Database Pengetahuan. Anda juga dapat mengunjungi Komunitas Intel untuk terhubung dan mendiskusikan masalah teknis dengan pengguna Intel® FPGA lainnya.
Untuk dukungan teknis lebih lanjut, gunakan mySupport untuk membuat, melihat, dan memperbarui permintaan layanan.
Sumber Daya Debugging On-chip
Tabel 1 menyediakan tautan ke dokumentasi yang tersedia tentang alat debugging pada chip.
Tabel 1. Dokumentasi Referensi Debugging On-chip
Sumber daya |
Deskripsi |
---|---|
Bab buku Panduan Perangkat Lunak Pengembangan Perangkat Lunak Intel® Quartus® Prime menguraikan fitur SignalProbe. Fitur ini membuat verifikasi desain lebih efisien dengan merangkai sinyal internal ke pin I/O dengan cepat tanpa memengaruhi desain. |
|
Debugging Desain Menggunakan SignalTap II Embedded Logic Analyzer (PDF) |
Bab buku Panduan Perangkat Lunak Pengembangan Perangkat Lunak Intel® Quartus® Prime ini memberikan deskripsi alur verifikasi menggunakan penganalisis logika tertanam SignalTap II. Penganalisis logika tertanam SignalTap II melakukan debug pada desain FPGA dengan memeriksa sinyal internal dalam desain saat desain berjalan dengan kecepatan penuh. |
Debugging Dalam Sistem Menggunakan External Logic Analyzer (PDF) |
Bab buku Panduan Perangkat Lunak Pengembangan Perangkat Lunak Intel® Quartus® Prime ini memberikan informasi tentang fitur antarmuka penganalisis logika. Fitur ini menghubungkan rangkaian besar sinyal perangkat internal ke sejumlah kecil pin output untuk tujuan debugging dan memungkinkan Anda untuk memanfaatkan fitur-fitur canggih di penganalisis logika eksternal Anda. |
Bab buku Panduan Perangkat Lunak Pengembangan Perangkat Lunak Intel® Quartus® Prime menguraikan editor konten memori dalam sistem. Fitur ini memberikan akses baca dan tulis ke memori dan konstanta FPGA dalam sistem melalui antarmuka JTAG. |
|
Debugging Desain Menggunakan Sumber dan Probe Dalam Sistem (PDF) |
Bab buku Panduan Perangkat Lunak Pengembangan Perangkat Lunak Intel® Quartus® Prime ini menguraikan fitur sumber dan probe dalam sistem. Fitur ini mengatur rantai register khusus untuk mendorong atau mencicipi node logika apa pun dalam desain Anda, memberikan cara mudah untuk memasukkan rangsangan virtual sederhana dan menangkap nilai node instrument saat ini. |
Debugging Tautan Transiver Menggunakan Perangkat Lunak Intel® Quartus® Prime (PDF) |
Bab ini dalam buku panduan Perangkat Lunak Intel® Quartus® Prime menguraikan cara menggunakan kit peralatan transiver baru yang diperkenalkan dalam perangkat lunak Perangkat Lunak Intel® Quartus® Prime v10.0 untuk memverifikasi tautan berkecepatan tinggi dari perangkat berbasis transiver Intel® FPGA di sistem Anda. Intel® FPGA juga memberikan contoh desain dengan bab ini untuk membantu Anda memulai dengan kit peralatan transiver. |
Manual referensi ini menguraikan megafungsi Virtual JTAG, yang juga dikenal sebagai megafungsi sld_virtual_jtag. Megafungsi sld_virtual_jtag memudahkan penggunaan port JTAG sebagai antarmuka komunikasi yang sederhana, memungkinkan Anda untuk mengembangkan solusi debugging kustom. |
|
AN 323: Menggunakan SignalTap II Embedded Logic Analyzer dalam SOPC Builder Systems (PDF) |
Catatan aplikasi ini menjelaskan cara menggunakan penganalisis logika SignalTap II untuk memantau sinyal yang terletak di dalam modul sistem yang dihasilkan oleh Pembangun SOPC. File desain untuk AN 323: Menggunakan Penganalisis Logika Tertanam SignalTap II dalam Sistem Pembangun SOPC. |
AN 446: Debugging sistem Nios® II dengan SignalTap II Logic Analyzer (PDF) |
Catatan aplikasi ini memeriksa penggunaan plug-in Nios II dalam penganalisis logika SignalTap II dan menyajikan kemampuan, opsi konfigurasi, dan mode penggunaan untuk plug-in. |
Buku Panduan Pengembang Perangkat Lunak Nios® II | Nios® II Riwayat Revisi Buku Panduan Pengembang Perangkat Lunak. |
Tabel 2 menyediakan tautan ke pelatihan dan demonstrasi yang tersedia pada alat debugging pada chip.
Tabel 2. Pelatihan dan Demonstrasi Debugging On-chip
Sumber daya |
Deskripsi |
---|---|
Penganalisis Logika Tertanam SignalTap II |
Kursus pelatihan online ini memberikan panduan mendalam tentang penggunaan penganalisis logika SignalTap II. |
Pelajari cara memverifikasi tautan transiver berkecepatan tinggi di board Anda menggunakan kit peralatan transiver (diperkenalkan dalam Intel® Quartus® Prime Software v10.0) dengan kursus pelatihan online ini. Ini adalah kursus online 40 menit. |
|
Debugging & Berkomunikasi dengan FPGA Menggunakan Megafungsi JTAG Virtual |
Pelatihan ini adalah pengantar tentang cara menggunakan megafungsi JTAG Virtual. |
Alat Debug dan Analisis Perangkat Lunak Intel® Quartus® Prime |
Pelajari fitur-fitur canggih (termasuk penggunaan alat debugging pada chip) dari perangkat lunak Intel® Quartus® Prime Software yang memungkinkan Anda untuk memverifikasi desain Anda. |
Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.