Pusat Sumber Daya Pemirsa Synthesis dan Netlist
Perangkat lunak Intel® Quartus® Prime dan Quartus® II mencakup sintesis dan antarmuka terintegrasi canggih dengan alat sintesis pihak ketiga lainnya. Perangkat lunak ini juga menawarkan pemirsa netlist skematik yang dapat Anda gunakan untuk menganalisis struktur desain dan melihat bagaimana perangkat lunak menafsirkan desain Anda.
Untuk gambaran singkat tentang fitur sintesis, lihat halaman produk Sintesis.
Untuk mencari masalah yang diketahui dan solusi dukungan teknis yang terkait dengan sintesis atau pemirsa netlist, gunakan Intel® Database PengetahuanFPGA. Anda juga dapat mengunjungi Intel® FPGA Forum untuk terhubung dan mendiskusikan masalah teknis dengan pengguna Intel® FPGA lainnya.
Untuk dukungan teknis lebih lanjut, gunakan mySupport untuk membuat, melihat, dan memperbarui permintaan layanan.
Sumber Daya Sintesis
Tabel 1 menyediakan tautan ke dokumentasi yang tersedia pada sintesis dan antarmuka terintegrasi Intel Quartus Prime dengan alat sintesis pihak ketiga.
Tabel 1. Dokumentasi Sintesis
Titel |
Deskripsi |
---|---|
Bab buku pegangan ini mendokumentasikan aliran desain dan dukungan bahasa dalam perangkat lunak Intel Quartus Prime. Ini menjelaskan cara meningkatkan dan mengontrol hasil sintesis Anda dengan opsi sintesis Intel Quartus Prime, atribut, dan fitur lainnya. Ini juga membahas konvensi penamaan node dan bagaimana melestarikan node melalui sintesis. |
|
Bab buku pegangan ini mendokumentasikan dukungan untuk perangkat lunak Synplicity Synplify dan Synplify Pro dalam perangkat lunak Intel Quartus Prime, serta metodologi dan teknik desain utama untuk mencapai hasil yang baik di perangkat Intel® FPGA. |
|
Bab buku pegangan ini mendokumentasikan dukungan untuk perangkat lunak Mentor Graphics Precision RTL Synthesis dalam perangkat lunak Intel Quartus Prime, serta metodologi dan teknik desain utama untuk mencapai hasil yang baik di perangkat Intel® FPGA. |
Tabel 2 menyediakan tautan ke pelatihan dan demonstrasi yang tersedia pada sintesis dan antarmuka terintegrasi Quartus II dengan alat sintesis pihak ketiga.
Tabel 2. Pelatihan Sintesis dan Demonstrasi
Titel |
Deskripsi |
---|---|
Kompilasi |
Anda akan melihat cara membuat pengaturan dalam proyek, memulai kompilasi, dan melihat hasil Anda. Ini adalah demonstrasi 2,5 menit. |
Menggunakan Perangkat Lunak Quartus II: Pengantar |
Anda akan menjadi akrab dengan lingkungan desain Quartus II dasar. Anda akan belajar tentang langkah-langkah aliran desain FPGA dasar dan cara menggunakan perangkat lunak Quartus II dalam aliran. Anda akan menemukan fungsi dasar dalam antarmuka pengguna perangkat lunak Quartus II, seperti di mana membuat proyek baru dan cara membuat tugas pin, dan di mana menemukan informasi output kompilasi perangkat lunak Quartus II. Ini adalah kursus online 1,5 jam. |
Tutorial Interaktif Perangkat Lunak Quartus II |
Tutorial interaktif ini mengajarkan Anda komponen dasar dari perangkat lunak desain Quartus II termasuk alur desain praktik terbaik, manajemen proyek dan alat desain, dan memprogram perangkat dengan desain yang Anda uji. Setiap modul tutorial memiliki komponen Show Me, Guide Me, &Test Me untuk pertama kali mencapai pemahaman tentang fitur desain dan kemudian menguji Anda tentang apa yang telah Anda pelajari. Anda dapat menavigasi ke modul apa pun dalam tutorial kapan saja menggunakan Daftar Isi, dan menjelajahi fitur dengan kecepatan Anda sendiri. Ini adalah kursus tutorial interaktif online 4 jam. |
Seri Desain Perangkat Lunak Quartus II: Foundation Seri Desain Perangkat Lunak Quartus II: Foundation |
Anda akan membuat proyek baru, memasukkan file desain baru atau yang sudah ada, mengkompilasi, dan mengkonfigurasi perangkat Anda menggunakan programmer untuk melihat desain bekerja dalam sistem. Anda juga akan memasukkan kendala waktu internal dan I / O dasar dan menganalisis desain untuk kendala waktu ini menggunakan penganalisis waktu TimeQuest. Anda juga akan belajar bagaimana merencanakan dan mengelola tugas pin dan akan menemukan bagaimana antarmuka perangkat lunak dengan alat EDA umum yang digunakan untuk sintesis dan simulasi. Ini adalah kursus yang dipimpin instruktur 1 hari atau kursus online 8 jam. |
Sumber Daya Pemirsa Netlist
Tabel 3 menyediakan tautan ke dokumentasi yang tersedia pada pemirsa daftar net quartus II.
Tabel 3. Dokumentasi Pemirsa Netlist
Sumber daya |
Deskripsi |
---|---|
Bab buku pegangan ini menggambarkan antarmuka pengguna dan fitur pemirsa dan memberikan contoh. Penampil RTL, penampil mesin negara, dan penampil peta teknologi menyediakan cara ampuh untuk melihat hasil sintesis awal dan sepenuhnya dipetakan Anda selama proses debugging, pengoptimalan, atau entri kendala. |
Tabel 4 menyediakan tautan ke pelatihan dan demonstrasi yang tersedia pada pemirsa daftar bersih Quartus II.
Tabel 4. Pelatihan dan Demonstrasi Pemirsa Netlist
Sumber daya |
Deskripsi |
---|---|
Menggunakan Penampil RTL dan Penampil Peta Teknologi untuk Memeriksa Hasil Sintesis dan Pas |
Anda akan melihat cara menavigasi di RTL dan memetakan pemirsa peta teknologi dan bagaimana Anda dapat menggunakan pemirsa untuk menghilangkan masalah desain. Ini adalah demonstrasi 5 menit. |
Optimasi Desain Menggunakan Kompilasi Inkremental Quartus II |
Anda akan mempelajari fitur-fitur canggih dari perangkat lunak Quartus II yang memungkinkan Anda mempersingkat siklus desain Anda, serta meningkatkan kinerja dan pemanfaatan desain Anda. Ini adalah kursus yang dipimpin instruktur 1 hari. |
Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.