Pusat Dukungan Ethernet
Pusat Dukungan IP Ethernet menyediakan informasi tentang cara memilih, merancang, dan menerapkan tautan Ethernet. Ada juga panduan tentang cara memunculkan sistem Anda dan men-debug tautan Ethernet. Halaman ini disusun ke dalam kategori yang selaras dengan alur desain sistem Ethernet dari awal hingga akhir.
Dapatkan referensi dukungan untuk perangkat Intel Agilex® 7, Intel® Stratix® 10, Intel® Arria® 10, dan Intel® Cyclone® 10 dari halaman di bawah ini. Untuk perangkat lain, cari dari tautan berikut: Indeks Dokumentasi FPGA, Kursus Pelatihan, Video Cepat, Contoh Desain, dan Basis Pengetahuan.
Diagram Blok Implementasi Desain Ethernet
1. Pemilihan Perangkat dan IP
Keluarga Intel® FPGA mana yang harus saya gunakan?
Lihat Tabel 1 untuk memahami dukungan inti kekayaan intelektual (IP) Ethernet untuk perangkat Intel Agilex, Intel Stratix 10, Intel Arria 10, dan Intel Cyclone 10. Bandingkan antara keempat perangkat tersebut guna memilih perangkat yang tepat untuk penerapan subsistem Ethernet Anda.
Tabel 1 - Dukungan Perangkat dan Inti IP
Rangkaian Perangkat |
Jenis Tile (hanya perangkat Intel Agilex® 7) |
Inti IP |
Antarmuka Listrik |
Koreksi Kesalahan Maju |
Protokol Waktu Presisi 1588 |
Negosiasi Otomatis / Pelatihan Tautan |
---|---|---|---|---|---|---|
Intel Agilex® 7 |
E-Tile |
Panduan Pengguna E-Tile Hard IP untuk Ethernet Intel FPGA IP |
100GBASE-KR4 100GBASE-CR4 CAUI-4 CAUI-2 25GBASE-KR 25GBASE-CR 25GBASE-R AUI Link Konsorsium 25GBASE-R 10GBASE-KR 10GBASE-CR |
Buluh Salomo (528, 514) Buluh Salomo (544, 514) |
✓ |
✓ |
Ubin F |
Panduan Pengguna Intel® FPGA IP Ethernet Tiga Kecepatan F-Tile |
10DASAR-T 100BASE-T 1000BASE-T |
X |
✓ |
✓ |
|
Ubin F | Panduan Pengguna F-Tile Low Latency Ethernet 10G MAC Intel® FPGA IP | NBASE-T | X
|
✓ | X | |
Ubin F | F-Tile Ethernet Multitingkat Panduan Pengguna Intel® FPGA IP | NBASE-T |
|
✓ | ✓ | |
Ubin F | F-Tile 1G/2,5G/5G/10G Multitingkat Panduan Pengguna Intel® FPGA IP Ethernet PHY | NBASE-T | NA | ✓ | ✓ | |
Ubin F | Panduan pengguna Intel FPGA IP Ethernet F-Tile 25G | 25GBASE-R, 25GBASE-SR |
|
X | ✓ | |
Ubin F | Panduan Pengguna Intel® FPGA IP Ethernet 50G Latensi Rendah F-Tile | 25GBASE-R, 25GBASE-SR |
|
X | ✓ | |
Ubin F | Panduan Pengguna Intel® FPGA IP Ethernet 100G Latensi Rendah F-Tile | 25GBASE-R, 25GBASE-SR |
|
X | ✓ | |
Ubin F | Panduan Pengguna Intel® FPGA Hard IP Ethernet F-Tile | 10GBASE-KR, 10GBASE-CR 10GBASE-LR, 25GBASE-KR 25GBASE-CR, 25GBASE-R, 25GAUI-1, 40GBASE-KR4 40GBASE-CR4, 40GBASE-SR4, 50GBASE-KR1, 50GBASE-CR1, 50GBASE-KR2, 50GBASE-CR2, 50GAUI-1, 50GAUI-2, 100GBASE-KR1, 100GBASE-CR1, 100GBASE-KR2, 100GBASE-CR2, 100GBASE-KR4, 100GBASE-CR4, 100GAUI-1, 100GAUI-2100GAUI-4, CAUI-2, CAUI-4, 200GBASE-KR2, 200GBASE-CR2, 200GBASE-KR4, 200GBASE-CR4, 200GAUI-2200GAUI-4, 200GAUI-8, 400GBASE-KR4, 400GBASE-CR4, 400GAUI-4, 400GBASE-KR8, 400GBASE-CR8, 400GAUI-8 |
|
✓ | ✓ | |
Ubin F |
Panduan Pengguna Intel® FPGA IP Subsistem Ethernet | 10GBASE-KR, 10GBASE-CR, 10GBASE-R, 25GBASE-KR, 25GBASE-CR, 25GBASE-R AUI, 25GBASE-R Consortium Link, 40GBASEKR-4, 40GBASE-CR4, 40GBASE-SR4, 50GBASE-KR2, 50GBASE-CR2, 50GAUI-2, 50GAUI-1, 100GBASE-KR4, 100GBASE-CR4, CAUI-4, CAUI-2, CAUI-1, 200GAUI-4, 200GAUI-2, 200GAUI-8, 400GAUI-8, 400GAUI-4 |
|
✓ | ✓ | |
Rangkaian Perangkat |
Jenis Tile (hanya Intel® Stratix® 10 perangkat) |
Inti IP |
Antarmuka Listrik |
Koreksi Kesalahan Maju |
Protokol Waktu Presisi 1588 |
Negosiasi Otomatis / Pelatihan Tautan |
Intel® Stratix® 10 GX/SX/MX/TX/DX |
L-Tile dan H-Tile |
Intel® FPGA IP Ethernet Tiga Kecepatan |
10BASE-T 100BASET 1000BASE-T 1000BASE-X |
|
✓ |
✓ |
L-Tile dan H-TIle |
Intel FPGA IP MAC 10G Ethernet Latensi Rendah |
10BASE-T 100BASET 1000BASE-T 1000BASE-X 10GBASE-R NBASE-T MGBASE-T |
Firecode FEC |
✓ |
✓ |
|
L-Tile dan H-Tile |
Intel FPGA IP 10GBASE-R |
|||||
L-Tile dan H-Tile |
10GBASE-KR PHY Intel FPGA IP |
|||||
L-Tile dan H-Tile |
1G/2.5G/5G/10G Multi-rate Ethernet PHY Intel FPGA IP |
|||||
L-Tile dan H-Tile |
Ethernet 40 Gbps Latensi Rendah Intel FPGA IP |
40G-DASAR-R4 |
Firecode FEC |
|
✓ |
|
H-Ubin |
Intel® FPGA H-Tile Hard IP untuk Ethernet |
50G-DASAR-R2 100G-DASAR-R4 |
|
|
✓ |
|
L-Tile dan H-Tile |
25G Ethernet Intel Stratix 10 FPGA IP Lihat panduan pengguna inti IP |
25GBASE-SR 10GBASE-R |
Buluh Salomo (528, 514) |
✓ |
|
|
L-Tile dan H-Tile |
Ethernet 100 Gbps Latensi Rendah Intel FPGA IP |
100G-DASAR-R4 |
Buluh Salomo (528, 514) |
|
|
|
E-Tile |
Panduan Pengguna E-Tile Hard IP untuk Ethernet Intel FPGA IP Panduan Pengguna Contoh Desain E-Tile Hard IP untuk Ethernet Intel Stratix 10 FPGA IP |
100GBASE-KR4 100GBASE-CR4 CAUI-4 CAUI-2 25GBASE-KR 25GBASE-CR 25GBASE-R AUI Link Konsorsium 25GBASE-R 10GBASE-KR 10GBASE-CR |
Buluh Salomo (528, 514) Buluh Salomo (544, 514) |
✓ |
✓ |
|
Rangkaian Perangkat |
Inti IP |
Antarmuka Listrik |
Koreksi Kesalahan Maju |
Protokol Waktu Presisi 1588 |
Negosiasi Otomatis / Pelatihan Tautan |
|
Intel® Arria® 10 GX/GT/SX |
Intel FPGA IP Ethernet Tiga Kecepatan |
10BASE-T 100BASET 1000BASE-T 1000BASE-X |
|
✓ |
✓ |
|
Intel FPGA IP MAC 10G Ethernet Latensi Rendah |
10BASE-T 100BASET 1000BASE-T 1000BASE-X 10GBASE-R NBASE-T MGBASE-T |
Firecode FEC |
✓ |
✓ |
||
Intel FPGA IP 10GBASE-R |
||||||
XAUI PHY Intel FPGA IP |
||||||
1G/10GbE dan 10GBASE-KR PHY Intel FPGA IP |
||||||
1G/2.5G/5G/10G Multi-rate Ethernet PHY Intel FPGA IP Lihat panduan pengguna inti IP |
||||||
Intel FPGA IP Ethernet 40 Gbps Latensi Rendah |
40G-DASAR-R4 |
Firecode FEC |
✓ |
✓ |
||
Intel FPGA IP Ethernet 100 Gbps Latensi Rendah |
100G-DASAR-R10 100G-DASAR-R4 |
Buluh Salomo (528, 514) |
✓ |
|
||
Ethernet 25 Gbps Intel FPGA IP |
25G-DASAR-R1 |
Buluh Salomo (528, 514) |
✓ |
|
||
Ethernet 50 Gbps Intel FPGA IP |
50G-DASAR-R2 |
|
|
|
||
Rangkaian Perangkat |
Inti IP |
Antarmuka Listrik |
Koreksi Kesalahan Maju |
Protokol Waktu Presisi 1588 |
Negosiasi Otomatis / Pelatihan Tautan |
|
Intel® Cyclone® 10 LP/GX |
Intel FPGA IP Ethernet Tiga Kecepatan |
10BASE-T 100BASET 1000BASE-T 1000BASE-X |
|
✓ |
✓ |
|
Intel FPGA IP MAC 10G Ethernet Latensi Rendah (Intel Cyclone® 10 GX saja) |
10GBASE-R |
|
✓ |
|
Silakan merujuk ke panduan pengguna masing-masing untuk memahami dan mengetahui apakah berbagai fitur yang tercantum dalam tabel di atas saling eksklusif. Misalnya: Intel FPGA IP Ethernet 100 Gbps Latensi Rendah (untuk Intel Arria 10 perangkat) tidak memungkinkan Anda mengaktifkan RS-FEC dan 1588 PTP secara bersamaan.
2. Alur Desain dan Integrasi IP
Di mana saya dapat menemukan informasi tentang integrasi IP?
Lihat bagian Memulai dari panduan pengguna inti IP pilihan Anda. Anda juga dapat merujuk ke dokumen-dokumen berikut untuk detailnya:
Intel Arria 10 Perangkat
- AN 735: Panduan Migrasi Inti IP MAC 10G Ethernet Latensi Rendah Intel® FPGA
- AN 795: Menerapkan Panduan untuk Subsistem Ethernet 10G Menggunakan Inti IP MAC 10G Latensi Rendah di Arria® 10 Perangkat
- AN 808: Panduan Migrasi dari Intel Arria® 10 ke Intel Stratix® 10 untuk Subsistem Ethernet 10G
Intel Stratix 10 Perangkat
Perangkat Intel Agilex
Inti IP Ethernet Mana yang Harus Saya Gunakan?
Intel® FPGA IP untuk Ethernet
Intel FPGA IP untuk portofolio Ethernet berisi berbagai jenis IP untuk mendukung kecepatan data dari 10 Mbps hingga 100 Gbps. Solusi IP Ethernet mencakup Media Access Controller dan inti PHY IP, yang mencakup physical medium attachment (PMA) dan physical coding sublayer (PCS). Untuk informasi lebih lanjut, lihat panduan pengguna berikut:
Perangkat Intel Agilex
- Panduan Pengguna Intel® E-Tile Hard IP untuk Ethernet Intel FPGA IP
- Panduan Pengguna Intel E-Tile Transceiver PHY
- Alat Penempatan Saluran Intel E-Tile
- Lembar Data Perangkat Intel Agilex® 7
Intel Stratix 10 Perangkat
- Panduan Pengguna Intel FPGA Triple Speed Ethernet IP Core
- Panduan Pengguna Ethernet 10G MAC IP Core Latensi Rendah Intel FPGA
- Intel Stratix 10 Panduan Pengguna Multi-rate Ethernet PHY IP Core 10 1G/2.5G/5G/10G
- Intel Stratix 10 Panduan Pengguna Inti IP 10GBASE-KR PHY
- Intel Stratix 10 Panduan Pengguna Inti IP Ethernet 40 Gbps Latensi Rendah
- Intel Stratix 10 Panduan Pengguna Ethernet IP Core 100 Gbps Latensi Rendah
- Intel Stratix 10 Panduan Pengguna E-Tile Hard IP untuk Ethernet Intel FPGA IP
- Intel Stratix 10 Panduan Pengguna E-Tile Transceiver PHY
- Panduan Pengguna Intel Stratix 10 H-Tile Hard IP untuk Ethernet Intel FPGA IP
- Panduan Pengguna Intel Stratix 10 L- dan H-Tile Transceiver PHY
- Intel Stratix 10 Lembar Data Perangkat
- Alat Penempatan Saluran Intel E-Tile
Intel Arria 10 Perangkat
- Panduan Pengguna Intel FPGA Triple Speed Ethernet IP Core
- Panduan Pengguna Ethernet 10G MAC IP Core Latensi Rendah Intel FPGA
- Panduan Pengguna Ethernet IP Core 25 Gbps
- Panduan Pengguna Ethernet IP Core 50 Gbps
- Panduan Pengguna Ethernet IP Core 40 Gbps Latensi Rendah
- Panduan Pengguna Ethernet IP Core 100 Gbps Latensi Rendah
- Panduan Pengguna Ethernet MAC 40 dan 100 Gbps Latensi Rendah serta Fungsi MegaCore PHY
Intel Cyclone 10 Perangkat
3. Desain Board dan Manajemen Daya
Panduan Koneksi Pin
Intel Cyclone 10 Perangkat
Intel Arria 10 Perangkat
Intel Stratix 10 Perangkat
Perangkat Intel Agilex
Ulasan Skematik
Intel Cyclone 10 Perangkat
Intel Arria 10 Perangkat
Intel Stratix 10 Perangkat
Perangkat Intel Agilex
Panduan Desain Board
- Tes Tata Letak Board
- AN 114: Panduan Desain Board untuk Paket Perangkat yang Dapat Diprogram Intel®
- AN 766: Intel Stratix 10 Perangkat, Pedoman Desain Tata Letak Antarmuka Sinyal Berkecepatan Tinggi
- AN 613: Pertimbangan Desain Stackup PCB untuk Intel FPGAs
- AN 875: Intel Stratix 10 Panduan Desain PCB E-Tile
- AN 886: Panduan Desain Perangkat Intel Agilex® 7
- Panduan Pengguna Intel Agilex® 7 Power Management
- Panduan Desain Integritas Sinyal Antarmuka Serial Berkecepatan Tinggi Rangkaian Perangkat Intel Agilex® 7
- AN 910: Pedoman Desain Jaringan Distribusi Daya Intel Agilex® 7
Panduan Daya Termal
4. Contoh Desain dan Desain Referensi
Intel Arria 10 Perangkat
- Ethernet Tiga Kecepatan
- AN647: Ethernet Tiga Kecepatan Port Tunggal dan Desain Referensi Chip PHY On-Board
- AN-744: Desain Referensi Ethernet Tiga Kecepatan yang Dapat Diskalakan untuk Intel Arria 10 Perangkat
- Intel Arria 10 Ethernet Tiga Kecepatan dan Contoh Desain PHY Asli
- Intel Arria 10 Ethernet Tiga Kecepatan dengan IEEE 1588v2 dan Contoh Desain PHY Asli
- Ethernet 10G
- AN 699: Menggunakan Toolkit Desain Ethernet Intel® FPGA
- AN794: Intel Arria 10 Desain Referensi Ethernet 10G MAC dan XAUI PHY Latensi Rendah
- AN 701: Ethernet 10G MAC Latensi Rendah yang Dapat Diskalakan menggunakan Intel Arria 10 1G/10G PHY
- AN 838: Interoperabilitas antara Intel Arria 10 Solusi Ethernet NBASE-T dengan Desain Referensi PHY Ethernet Aquantia
- Intel Arria 10 SoC Contoh Desain Ethernet 10M-10G Multi-kecepatan yang Dapat Diskalakan
- Intel Arria 10 MAC Ethernet 10G yang Dapat Diskalakan + PHY Asli dengan Contoh Desain IEEE 1588v2
Intel Stratix 10 Perangkat
- Ethernet Tiga Kecepatan
- AN830: Intel FPGA Ethernet Tiga Kecepatan dan Desain Referensi Chip PHY On Board
- Ethernet 1G/2,5G
- Contoh Desain Ethernet 1G/2.5G untuk Intel Stratix 10
- Ethernet 10G
- Intel FPGA IP untuk panduan pengguna contoh desain Ethernet 10G MAC Latensi Rendah
- Ethernet 40G
- Intel FPGA IP untuk panduan pengguna contoh desain Ethernet 40 Gbps Latensi Rendah
- Intel FPGA H-Tile Hard IP untuk Ethernet
- Panduan pengguna contoh desain
- Ethernet 100G
- Intel FPGA IP untuk panduan pengguna contoh desain Ethernet 100 Gbps Latensi Rendah
- E-Tile Hard IP untuk Ethernet Intel Stratix 10
- Panduan Pengguna Contoh Desain IP FPGA
Perangkat Intel Agilex 7
- E-Tile Hard IP untuk Perangkat Ethernet Intel Agilex
- IP Ethernet Tiga Kecepatan
- Panduan Pengguna Contoh Desain Intel® FPGA IP Ethernet Tiga Kecepatan F-Tile
- IP Ethernet 10G
- IP Ethernet 25G
- IP Keras Ethernet F-Tile
5. Debug
Alat
Intel Stratix 10 Inspektur Link Ethernet Perangkat
Ethernet Link Inspector terdiri dari dua sub-alat:
- Monitor Tautan - Memungkinkan Anda memantau kesehatan tautan Ethernet secara terus-menerus antara perangkat Intel Stratix 10 dan mitra tautan. Beberapa fitur utama yang dapat Anda pantau adalah: Ringkasan status tautan (kunci CDR, frekuensi RX yang dipulihkan, kunci penyelarasan jalur, dll.) Statistik paket MAC, statistik FEC, dll.
- Analisis Tautan - Memungkinkan Anda memiliki transparansi ke dalam tautan, memunculkan urutan (seperti negosiasi otomatis, Pelatihan Tautan, dll.) atau peristiwa lain yang ditangkap dalam file Penganalisis Logika Tap Sinyal. Konfigurasikan &; ambil file Signal Tap Logic Analyzer untuk peristiwa tertentu, lalu gunakan Analisis Tautan untuk mengimpor peristiwa yang diambil &; mempelajari perilaku Intel Stratix 10 selama durasi peristiwa tersebut.
Untuk mengakses Ethernet Link Inspector untuk versi perangkat lunak Intel® Quartus® tertentu, silakan lihat tabel di bawah ini.
- Untuk model penggunaan dukungan IP dan Perangkat, lihat bagian '1.2 Inti dan Perangkat IP yang Didukung' di panduan pengguna Ethernet Link Inspector yang relevan.
File Alat |
Versi Perangkat Lunak Intel Quartus |
Panduan Pengguna |
---|---|---|
Perangkat lunak Intel Quartus 19.1 ke atas (L, H, dan E-Tile) |
Panduan Pengguna Ethernet Link Inspector untuk Intel® Stratix® 10 Perangkat |
|
Perangkat lunak Intel Quartus 18.0 hingga 18.1.2 (L, H, dan E-Tile) |
Arsip Panduan Pengguna Ethernet Link Inspector untuk Paket Ethernet Link Inspector v4.1 dan v1.1 | |
Perangkat lunak Intel Quartus 17.1 dan sebelumnya (L dan H-Tiles) |
Arsip Panduan Pengguna Ethernet Link Inspector untuk Paket Ethernet Link Inspector v4.1 dan v1.1 |
Catatan Rilis Inti Kekayaan Intelektual (IP)
Intel Cyclone 10 Perangkat
- Catatan Rilis Intel FPGA Triple Speed Ethernet IP Core
- Catatan Rilis Intel FPGA Low Latency Ethernet 10G MAC IP Core
Intel Arria 10 Perangkat
- Catatan Rilis Intel FPGA Triple Speed Ethernet IP Core
- Catatan Rilis Intel FPGA Low Latency Ethernet 10G MAC IP Core
- Catatan Rilis 1G/10G dan Backplane Ethernet 10GBASE-KR PHY
- Catatan Rilis 1G/2.5G/5G/10G Multi-rate Ethernet PHY IP Core
- Catatan rilis 25G Ethernet IP Core
- Catatan Rilis Ethernet IP Core 40 Gbps Latensi Rendah
- Catatan Rilis Ethernet IP Core 100 Gbps Latensi Rendah
Intel Stratix 10 Perangkat
- Catatan Rilis Intel FPGA Triple Speed Ethernet IP Core
- Catatan Rilis Intel FPGA Low Latency Ethernet 10G MAC IP Core
- Intel Stratix 10 Catatan Rilis 10GBASE-KR PHY
- Intel Stratix Catatan Rilis 10 H-Tile Hard IP untuk Ethernet IP Core
- Intel Stratix 10 Catatan Rilis Inti IP Ethernet 40 Gbps Latensi Rendah
- Intel Stratix 10 Catatan Rilis Ethernet IP Core 100 Gbps Latensi Rendah
- Intel Stratix 10 E-Tile Hard IP untuk Ethernet Intel FPGA IP Catatan Rilis
Perangkat Intel Agilex
Panduan Analisis Pohon Kesalahan
Solusi Basis Pengetahuan
Intel Cyclone 10 Perangkat
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet Tiga Kecepatan)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet 10G MAC Latensi Rendah)
Intel Arria 10 Perangkat
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet Tiga Kecepatan)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet 10G MAC Latensi Rendah)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk 1G/10G dan Backplane Ethernet 10GBASE-KR PHY)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet Multi-rate PHY 1G/2.5G/5G/10G)
- Cari Basis Pengetahuan (Intel FPGA IP untuk Ethernet 25G)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet 40 Gbps Latensi Rendah)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet 100 Gbps Latensi Rendah)
Intel Stratix 10 Perangkat
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet Tiga Kecepatan)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet 10G MAC Latensi Rendah)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet Multi-rate PHY 1G/2.5G/5G/10G)
- Cari Basis Pengetahuan (Intel FPGA IP untuk Ethernet 25G)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet 40 Gbps Latensi Rendah)
- Cari di Basis Pengetahuan (Intel FPGA IP untuk Ethernet 100 Gbps Latensi Rendah)
Perangkat Intel Agilex
Intel® FPGA Technical Training
6. Kursus dan Video Pelatihan
Intel® FPGA Video Cepat
Topik |
Deskripsi |
---|---|
Cara Kerja Solusi Sistem Intel FPGA 1588 dalam Mode Clock Berbeda |
Pelajari tentang desain referensi tingkat sistem 1588 baru dari Intel yang menggunakan Intel FPGA IP untuk MAC Ethernet 10G dengan PHY BaseR 10G dan perangkat lunak, yang mencakup tumpukan PTP LinuxPTPv1.5, preloader, driver MAC Ethernet 10 Gbps, dan driver PTP. |
Teknik Debug untuk Desain Ethernet Intel FPGA Nios® II - Bagian 1 |
Pelajari tentang teknik debugging untuk desain prosesor Ethernet atau Nios II. |
Teknik Debug untuk Desain Ethernet Intel FPGA Nios II - Bagian 2 |
Pelajari tentang teknik debugging untuk desain prosesor Ethernet atau Nios II. |
Cara Debug Intel FPGA Masalah Negosiasi Otomatis Ethernet Tiga Kecepatan |
Pelajari cara menggunakan negosiasi otomatis untuk menyelaraskan periferal Ethernet. |
Pelajari cara men-debug masalah sinkronisasi link Ethernet tiga kecepatan. |
|
Cara Migrasi Ethernet Tiga Kecepatan Intel FPGA ke Perangkat Arria 10 di Perangkat Lunak Quartus® |
Pelajari cara memigrasikan inti IP ke rangkaian Intel Arria 10 FPGA menggunakan Intel FPGA IP untuk Ethernet Tiga Kecepatan sebagai contoh. |
Migrasi dari 10G Ethernet MAC IP lama ke 10G Ethernet MAC IP latensi rendah baru |
Pelajari tentang Intel FPGA IP untuk MAC Ethernet 10G Latensi Rendah dan cara bermigrasi dari Intel FPGA IP lama untuk MAC Ethernet 10G. |
Pelajari cara menggunakan fitur Ethernet di bawah UEFI Shell setelah boot ke fase DXE. |
|
Demo Perangkat Keras 10G MAC + 1G/10G PHY yang Dapat Diskalakan dengan 1588 Contoh Desain |
Tonton demonstrasi di Intel FPGA IP untuk MAC Ethernet 10G dan Intel® FPGA IP untuk PHY 1G/10G dengan fitur IEEE 1588. Pelajari cara melakukan pengujian perangkat keras desain dan cara memodifikasi skrip tcl perangkat keras untuk menentukan tujuan pengujian. |
Tonton video 2.5G Ethernet IP Chalk Talk. |
Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.