Hal Penting

Koleksi Produk
Stratix® V E FPGA
Status
Launched
Tanggal Peluncuran
2010
Litografi
28 nm

Sumber Daya

Elemen Logika (LE)
952000
Modul Logika Adaptive (ALM)
359200
Register Modul Logika Adaptif (ALM)
1436800
Fabric dan I/O Phase-Locked Loop (PLL)
28
Memori Tertanam Maksimal
62.96 Mb
Blok Pemrosesan Sinyal Digital (DSP)
352
Format Pemrosesan Sinyal Digital (DSP)
Multiply and Accumulate, Variable Precision, Fixed Point (hard IP)
Kontroler Memori Keras
Tidak
Antarmuka Memori Eksternal (EMIF)
DDR, DDR2, DDR3, QDR II, QDR II+, RLDRAM II, RLDRAM 3

Spesifikasi I/O

Jumlah I/O Pengguna Maksimal
840
Dukungan Standar I/O
3.0 V LVTTL, 1.2 V to 3.0 V LVCMOS, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, BLVDS
Pasangan LVDS Maksimum
420

Spesifikasi Paket

Pilihan Paket
F1517, F1932

Informasi Tambahan