ID Artikel: 000074298 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 14/09/2011

Spesifikasi Clock Rate yang Dikurangi untuk I/Os Kolom dan Baris

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Bermula dari Quartus. II perangkat lunak versi 10.0 SP1, spesifikasi clock rate untuk I/Os kolom dan baris berkurang dari 150 MHz hingga 133 MHz untuk inti IP DDR2 tingkat penuh pada Cyclone IV Perangkat E I8L dengan vcc=1.0V. Spesifikasi pengurangan ini adalah karena perubahan yang terkait dengan model waktu yang difinalisasi.

    Masalah ini memengaruhi semua konfigurasi.

    Kecepatan clock maksimum untuk I/Os kolom dan baris berkurang.

    Resolusi

    Jangan gunakan inti IP dengan I/Os kolom dan baris lebih besar dari 133 MHz dalam mode kecepatan penuh pada Cyclone perangkat IV E I8L dengan vcc=1.0V.

    Desain sudah menggunakan perangkat Cyclone IV E I8L dengan vcc=1.0V dengan DDR2 SDRAM full-rate pada 150 MHz (spesifikasi clock rate sebelumnya) yang lewat waktu dalam perangkat lunak Quartus II versi 10.0SP1 dan nanti harus terus bekerja, selama Anda secara akurat mengisi panel Pengaturan Board di MegaWizard dan Anda memasukkan dengan benar pelacakan board model perwakilan sistem dalam Pin Planner.

    Masalah ini tidak akan diperbaiki.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    FPGA Cyclone® IV

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.