Empat pin PCI® Express nPERST* khusus yang ditemukan pada perangkat Stratix® V harus digunakan saat menerapkan Hard IP (HIP) untuk PCI Express.
Hanya satu pin nPERST yang digunakan per PCIe HIP. Stratix perangkat V selalu memiliki keempat pin yang tercantum, bahkan jika perangkat target hanya memiliki 1 atau 2 PGUL PCIe. Pin ini tercantum di bawah ini.
nPERSTL0 = HIP PCIe Kiri Bawah & CvP
nPERSTL1 = PINGGUL PCIe Kiri Atas (Saat tersedia)
nPERSTR0 = BAWAH KANAN BAWAH PCIe HIP (Saat tersedia)
nPERSTR1 = PCIe HIP Kanan Atas (Saat tersedia)
Untuk kompatibilitas maksimum, kami menyarankan agar HP PCIe Kiri Bawah selalu digunakan terlebih dahulu, karena ini adalah satu-satunya lokasi yang mendukung CvP (Konfigurasi melalui Protokol - Melalui tautan PCIe).
Misalnya: Saat menggunakan lokasi HIP PCIe kiri bawah, cukup hubungkan nPERST dari slot PCIe Anda langsung ke nPERSTL0 pada perangkat, yang sama dengan pcie_rstn sinyal pada instans IP.
Pin nPERST khusus dapat didorong oleh 3,3V terlepas dari tingkat tegangan VCCIO bank tanpa penerjemah tingkat selama sinyal input memenuhi spesifikasi LVTTL VIH/VIL, dan selama memenuhi spesifikasi overshoot untuk operasi 100% sebagaimana didefinisikan dalam "Karakteristik DC dan Switching untuk Perangkat Stratix V." bab buku panduan Stratix V.