ID Artikel: 000074807 Jenis Konten: Informasi & Dokumentasi Produk Terakhir Ditinjau: 18/11/2011

Cara Menggunakan IP Memori berbasis UniPHY dengan Pembangun SOPC

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Solusi diperlukan untuk mengaktifkan IP memori berbasis UniPHY dukungan dengan SOPC Builder untuk DDR2 dan DDR3 SDRAM Controller dengan UniPHY, QDR II dan QDR II SRAM Controller dengan UniPHY, dan Kontroler RLDRAM II dengan UniPHY.

    Resolusi

    Untuk DDR2 dan DDR3 SDRAM Controller, lakukan hal berikut langkah-langkah untuk mengaktifkan dukungan IP memori berbasis UniPHY di SOPCBuilder:

    1. Pada tab Pengaturan Pengontrol di DDR2 dan DDR3 SDRAM Controller dengan editor parameter UniPHY, nyalakan Menghasilkan lebar bus data power-of-2 untuk Pembangun SOPC.
    2. Pada tab Pengaturan Pengontrol di DDR2 dan DDR3 SDRAM Controller dengan editor parameter UniPHY, nyalakan Generate Reset yang kompatibel dengan SOPC Builder.
    3. Setelah menghasilkan sistem IP antarmuka memori eksternal Anda, buka berkas .sopc Anda di editor teks. Dalam berkas .sopc , temukan baris yang mirip dengan berikut (di mana nama instans inti IP Anda): //reset sources mux, which is an e_mux assign reset_n_sources = ~(~reset_n | 0 | 0 | ~_avl_resetrequest_n_from_sa| ~_avl_resetrequest_n_from_sa); Ganti setiap kemunculan ~_avl_resetrequest_n_from_sa dengan 0 (nol), sehingga snippet di atas menjadi sebagai berikut://reset sources mux, which is an e_mux assign reset_n_sources = ~(~reset_n | 0 | 0 | 0 | 0);
    4. Sambungkan kembali input reset UniPHY secara manual (global_reset_n dan soft_reset_n) dalam file tingkat atas yang dihasilkan pembangun SOPC (system.v), sebagai berikut:.global_reset_n (reset_n_sources), .soft_reset_n (reset_n_sources),

    Untuk QDR II dan QDR II SRAM Controller, lakukan hal berikut langkah-langkah untuk mengaktifkan dukungan IP memori berbasis UniPHY di SOPCBuilder:

    1. Pada tab Pengaturan Pengontrol di QDR II dan QDR II SRAM Controller dengan parameter UniPHY editor, nyalakan Menghasilkan lebar bus data power-of-2 untuk SOPC Pembangun.
    2. Pada tab Pengaturan Pengontrol di QDR II dan QDR II SRAM Controller dengan editor parameter UniPHY, giliran pada Menghasilkan reset yang kompatibel dengan SOPC Builder.
    3. Setelah menghasilkan sistem IP antarmuka memori eksternal Anda, buka berkas .sopc Anda di editor teks. Dalam berkas .sopc , temukan baris yang mirip dengan berikut (di mana nama instans inti IP Anda): //reset sources mux, which is an e_mux assign reset_n_sources = ~(~reset_n | 0 | 0 | ~_avl_resetrequest_n_from_sa| ~_avl_resetrequest_n_from_sa); Ganti setiap kemunculan ~_avl_resetrequest_n_from_sa dengan 0 (nol), sehingga snippet di atas menjadi sebagai berikut://reset sources mux, which is an e_mux assign reset_n_sources = ~(~reset_n | 0 | 0 | 0 | 0);
    4. Sambungkan kembali input reset UniPHY secara manual (global_reset_n dan soft_reset_n) dalam file tingkat atas yang dihasilkan pembangun SOPC (system.v), sebagai berikut:.global_reset_n (reset_n_sources), .soft_reset_n (reset_n_sources),

    Untuk Kontroler RLDRAM II, lakukan langkah-langkah berikut untuk mengaktifkan Dukungan IP memori berbasis UniPHY dalam SOPCBuilder:

    1. Pada tab Pengaturan Pengontrol di Kontroler RLDRAM II dengan editor parameter UniPHY, nyalakan Generate lebar bus data power-of-2 untuk Pembangun SOPC.
    2. Pada tab Pengaturan Pengontrol di RLDRAM Kontroler II dengan editor parameter UniPHY, nyalakan Generate Reset yang kompatibel dengan SOPC Builder.
    3. Setelah menghasilkan sistem IP antarmuka memori eksternal Anda, buka berkas .sopc Anda di editor teks. Dalam berkas .sopc , temukan baris yang mirip dengan berikut (di mana nama instans inti IP Anda): //reset sources mux, which is an e_mux assign reset_n_sources = ~(~reset_n | 0 | 0 | ~_avl_resetrequest_n_from_sa| ~_avl_resetrequest_n_from_sa); Ganti setiap kemunculan ~_avl_resetrequest_n_from_sa dengan 0 (nol), sehingga snippet di atas menjadi sebagai berikut://reset sources mux, which is an e_mux assign reset_n_sources = ~(~reset_n | 0 | 0 | 0 | 0);
    4. Sambungkan kembali input reset UniPHY secara manual (global_reset_n dan soft_reset_n) dalam file tingkat atas yang dihasilkan pembangun SOPC (system.v), sebagai berikut:.global_reset_n (reset_n_sources), .soft_reset_n (reset_n_sources),

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Perangkat yang Dapat Diprogram Intel®

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.