ID Artikel: 000074871 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 13/08/2012

Mengapa data yang diterima rusak saat mengonfigurasi ulang dari mode berikat menggunakan blok ratematch ke mode berikat yang tidak menggunakan blok ratematch?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Dalam konfigurasi mode berikat yang menggunakan rate matcher block (PCIe atau XAUI), coreclkout digunakan. Namun konfigurasi mode berikat yang tidak menggunakan blok kecocokan tingkat mengharuskan setiap rx_clkout independen digunakan.

Quartus® II salah terus menggunakan coreclkout untuk konfigurasi yang tidak cocok dengan tingkat, sehingga data rusak.

Contoh mode konfigurasi ulang dinamis yang tidak didukung termasuk:

  • Mode Dasar PCIe x4 tanpa pencocok kecepatan.
  • Mode dasar dengan pencocokan tingkat Mode dasar tanpa pencocokan tingkat

Kemungkinan penanganan masalah adalah:

  1. Pastikan semua mode konfigurasi ulang menggunakan pencocokan kecepatan, kemudian gunakan coreclkout untuk semua mode.
  2. Jika menggunakan XAUI, gunakan PCS XAUI lunak, maka rx_clkout independen dapat digunakan untuk setiap saluran.

Contoh mode konfigurasi ulang dinamis yang didukung adalah:

  • XAUI x4 PCIe x4
  • Mode dasar dengan pencocok kecepatan Mode dasar dengan pencocokan tingkat
  • Mode dasar tanpa pencocok tingkat Mode dasar tanpa pencocokan tingkat

Produk Terkait

Artikel ini berlaku untuk 5 produk

Stratix® IV GT FPGA
Stratix® IV GX FPGA
Perangkat ASIC HardCopy™ IV GX
Arria® II GX FPGA
Arria® II GZ FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.