ID Artikel: 000075536 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 14/08/2018

Mengapa Intel® Arria® 10 PCIe* Hard IP memperlakukan TPS nullified (termasuk TPS yang diposting dan TPS yang tidak diposting) sebagai kesalahan yang dapat dikoreksi dan mengatur register galat yang dapat dikoreksi?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • Intel® Arria® 10 Cyclone® 10 Hard IP untuk PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Menurut spesifikasi PCIe*, ketika lapisan fisik PCIe* menerima TPS nullified (termasuk TPS yang diposting dan tidak diposting), PCIe* harus membuang TPS nullified dan membebaskan penyimpanan apa pun yang dialokasikan untuk TPS ini. Karena masalah dengan Intel® Arria® 10 PCIe* Hard IP, ketika menerima TPS nullified, ia memperlakukannya sebagai kesalahan yang dapat diperbaiji dan menetapkan register galat yang dapat diperbaijikan.

    Resolusi

    Tidak ada solusi untuk masalah ini. Aplikasi pengguna harus mengetahui batasan dan mengurus skenario ini. Jika kesalahan yang dapat diperbaiki dilaporkan oleh Intel® Arria® 10 PCIe* Hard IP, aplikasi pengguna dapat mengabaikan ini jika disebabkan oleh paket kosong. Paket yang biasanya ditiadakan hanya digunakan dalam aplikasi SWITCH PCIe*.

    Masalah ini tidak akan diperbaiki dalam rilis perangkat lunak Intel® Quartus® Prime di masa depan.

    Produk Terkait

    Artikel ini berlaku untuk 5 produk

    Intel® Arria® 10 FPGA dan SoC FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 SX SoC FPGA
    Intel® Cyclone® 10 GX FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.