ID Artikel: 000075660 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 21/04/2021

Mengapa HDMI Intel® FPGA Sink IP menghadapi kegagalan pelatihan link HDMI 2.1 Rx intermiten?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • HDMI* Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Karena masalah yang dimulai pada versi 19.4 dari Intel® Quartus® perangkat lunak Prime Pro saat menggunakan Intel® Arria® 10 Perangkat, dan versi 20.4 dari perangkat lunak Intel® Quartus® Prime Pro saat menggunakan Intel® Stratix® 10 perangkat HDMI Intel® FPGA Sink IP dapat secara berselang waktu menghadapi kegagalan pelatihan tautan HDMI 2.1 Rx.

    Masalah ini disebabkan oleh HDMI Intel® FPGA Sink IP core tidak melakukan penyelarasan ulang simbol dengan benar jika sinyal kunci FRL menjadi tidak stabil setelah tahap awal terkunci.

    Resolusi

    Masalah ini telah diperbaiki mulai dari perangkat lunak Intel® Quartus® Prime Edisi Pro versi 21.1.

    Produk Terkait

    Artikel ini berlaku untuk 2 produk

    Intel® Arria® 10 FPGA dan SoC FPGA
    Intel® Stratix® 10 FPGA dan SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.