ID Artikel: 000077634 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Apa itu koreksi otomatis terjadwal kontroler?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Dalam kontroler memori DDR3 UniPHY versi 11.0, koreksi otomatis terjadwal kontroler adalah transaksi baca/tulis yang terjadi setelah terdeteksi galat bit tunggal dan koreksi otomatis diaktifkan. Kontroler harus menulis kembali data yang dikoreksi ke memori.

    Kontroler melakukan transaksi read-mod-write (RMW) selama koreksi otomatis. Alasan RMW dilakukan alih-alih menulis adalah karena mungkin ada penulisan lain di lokasi yang sama sebelum terjadi koreksi otomatis. Kontroler perlu memastikan bahwa kontroler memperbaiki data terbaru di memori.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Stratix® IV GX FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.