ID Artikel: 000077972 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 16/02/2014

Apakah ada pembaruan untuk inti 10GBASE-KR PHY IP di perangkat lunak Quartus® II versi 13.0 SP1 dp1?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Dalam kondisi kesalahan tinggi tertentu, algoritma pelatihan link inti 10GBASE-KR PHY IP memilih nilai post-tap yang terlalu rendah.

    Resolusi

    Instal patch perangkat lunak Quartus® II 13.0 SP1 dp1. Regenerasi inti 10GBASE-KR PHY IP dan kompilasi ulang desain.

    Masalah ini telah diperbaiki dalam perangkat lunak Intel® Quartus® II versi 14.1

    Produk Terkait

    Artikel ini berlaku untuk 4 produk

    Stratix® V FPGA
    Stratix® V GX FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.