ID Artikel: 000078413 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 20/08/2012

Mengapa langkah pergeseran fase minimum dalam simulasi rtl saya berbeda dari pengukuran tingkat board?

Lingkungan

  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Langkah pergeseran fase minimum dalam simulasi RTL Anda dan board aktual akan berbeda jika Anda menggunakan nilai resolusi langkah peralihan fase yang salah dalam ALTPLL Megawizard™. Opsi ini hanya akan tersedia jika Anda mencentang "aktifkan suntingan resolusi langkah shift fase" di kotak opsi Konfigurasi Fase Dinamis. Jika nilai yang Anda masukkan dalam resolusi langkah pergeseran fase lebih rendah dari spesifikasi langkah shift fase minimum aktual, perangkat lunak Quartus® II akan menghasilkan data yang salah untuk simulasi RTL.

    Resolusi langkah pergeseran fase minimum dapat ditentukan berdasarkan perhitungan. Silakan merujuk pada:Panduan Pengguna Megafungsi Phase-Locked Loop (ALTPLL) (PDF), dalam Bab Konfigurasi Ulang Fase Dinamis. Dari panduan pengguna ini, langkah peralihan fase terbaik adalah tanggal 1/8 dari frekuensi VCO PLL.

    Jika Anda tidak tahu langkah pergeseran fase minimum perangkat saat ini dan ingin perangkat lunak Quartus II menentukan langkah peralihan fase minimum secara otomatis, silakan hapus centang "aktifkan suntingan resolusi langkah shift fase" di kotak opsi Konfigurasi Fase Dinamis.

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.